[发明专利]时分多路复用多端口存储器有效
申请号: | 201210421421.2 | 申请日: | 2012-10-29 |
公开(公告)号: | CN103093808A | 公开(公告)日: | 2013-05-08 |
发明(设计)人: | D·刘易斯 | 申请(专利权)人: | 阿尔特拉公司 |
主分类号: | G11C11/413 | 分类号: | G11C11/413 |
代理公司: | 北京纪凯知识产权代理有限公司 11245 | 代理人: | 赵蓉民 |
地址: | 美国加*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 时分 多路复用 多端 存储器 | ||
1.一种操作具有第一和第二端口的双端口存储器的方法,其中所述双端口存储器包括单端口存储器元件阵列,所述方法包含:
在所述第一端口接收第一存储器访问请求和关联的第一时钟信号;
在所述第二端口接收第二存储器访问请求和关联的第二时钟信号;
响应于用控制电路检测到所述第二时钟信号的时钟上升沿,产生第三时钟信号并且服务所述第二存储器访问请求;以及
当正在服务所述第二存储器访问请求的同时,使用所述第三时钟信号采样所述第一存储器访问请求。
2.根据权利要求1所述的方法,其中使用所述第三时钟信号采样所述第一存储器访问请求包含使用至少两个串联的锁存器在所述第三时钟信号的时钟上升沿和时钟下降沿采样所述第一存储器访问请求。
3.根据权利要求2所述的方法,还包含:
将所述第一存储器访问请求存储在缓冲电路中,其中所述缓冲电路可操作来接收来自所述至少两个串联的锁存器的控制信号。
4.根据权利要求3所述的方法,还包含:
用所述缓冲电路接收所述第三时钟信号。
5.根据权利要求2所述的方法,其中所述双端口存储器包括具有第一输入、第二输入和控制输入的多路复用电路,所述第一输入可操作来通过至少两个串联的锁存器接收所述第一存储器访问请求,所述第二输入可操作来接收所述第二存储器访问请求,所述控制输入可操作来接收来自所述控制电路的控制信号。
6.根据权利要求1所述方法,还包含:
将所述第一存储器访问请求存储在缓冲电路中。
7.根据权利要求1所述的方法,还包含:
响应于用所述控制电路检测到所述第二时钟信号的所述时钟上升沿,产生第四时钟信号以控制访问所述单端口存储器元件阵列。
8.根据权利要求1所述的方法,还包含:
响应于履行所述第二存储器访问请求,用所述控制电路接收指示所述第二存储器访问请求的完成的控制信号;以及
响应于用所述控制电路接收所述控制信号,服务所述第一存储器访问请求。
9.一种操作具有第一和第二端口的双端口存储器的方法,其中所述双端口存储器包括单端口存储器元件阵列,所述方法包含:
在所述第一端口接收第一存储器访问请求和关联的第一时钟信号;
在所述第二端口接收第二存储器访问请求和关联的第二时钟信号;
响应于所述第一时钟信号时钟走高,暂时将所述第一存储器访问请求存储在缓冲器中;以及
响应于用控制电路检测到所述第二时钟信号的时钟上升沿,在将所述第一存储器访问请求存储在所述缓冲器中的同时,服务所述第二存储器访问请求。
10.根据权利要求9所述的方法,还包含:
响应于检测到所述第二时钟信号的所述时钟上升沿,用所述控制电路触发第三时钟信号。
11.根据权利要求10所述的方法,还包含:
用同步电路接收所述第三时钟信号,其中所述同步电路包含至少两个锁存器;以及
用所述缓冲器接收所述第三时钟信号。
12.根据权利要求11所述的方法,其中所述至少两个锁存器包含正边沿触发锁存器和负边沿触发锁存器,所述正边沿触发锁存器被配置为在所述第三时钟信号的时钟上升沿锁存数据,所述负边沿触发锁存器被配置为在所述第三时钟信号的时钟下降沿锁存数据。
13.根据权利要求11所述的方法,还包含:
用所述缓冲器接收来自所述同步电路的控制信号。
14.根据权利要求11所述的方法,还包含:
使用所述同步电路锁存所述第一存储器访问请求;以及
在用所述同步电路已经锁存所述第一存储器访问请求后,将所述第一存储器访问请求从所述缓冲器中移除。
15.根据权利要求9所述的方法,其中所述缓冲器包含先进先出电路。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于阿尔特拉公司,未经阿尔特拉公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210421421.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:可扣在插排上的电线收纳盒
- 下一篇:新型晶格带