[发明专利]一种本振时钟频率平移电路有效
申请号: | 201210433711.9 | 申请日: | 2012-11-02 |
公开(公告)号: | CN102916690B | 公开(公告)日: | 2013-02-06 |
发明(设计)人: | 李俊丰 | 申请(专利权)人: | 长沙景嘉微电子股份有限公司 |
主分类号: | H03K23/40 | 分类号: | H03K23/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 410205 湖南省长沙*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时钟 频率 平移 电路 | ||
1.一种本振时钟频率平移电路,包括:
运算电路,根据本振时钟频率fLO、本振倍频时钟的倍频比K以及本振时钟频率平移量Δf,按照公式 计算出两组N位基本分频比控制码A0和A1,以及两组M位基本分频比比例关系控制码B0和B1;
N位二选一多路选择器,选择所述的两组N位基本分频比控制码中的一组作为基本可编程分频器的分频比控制码;
M位二选一多路选择器,选择所述的两组M位基本分频比比例关系控制码中的一组作为比例控制可编程分频器的分频比控制码;
基本可编程分频器,其分频器控制码的宽度为N位,并根据所述的N位二选一多路选择器选择的分频比控制码对输入时钟(CLK_IN)进行分频,得到频率平移后的时钟(CLK_OUT);
比例控制可编程分频器,其分频比控制码的宽度为M位,并根据所述的M位二选一多路选择器选择的分频比控制码对基本可编程分频器的输出时钟进行分频;
D触发器,该D触发器的反向输出端连接到D输入端形成二分频电路,对比例控制可编程分频器的输出时钟进行二分频,将二分频后的输出信号作为N位二选一多路选择器和M位二选一多路选择器的选择控制信号。
2.如权利要求1所述的本振时钟频率平移电路,其中所述的基本可编程分频器与比例控制可编程分频器为任何结构的可编程分频器。
3.如权利要求1所述的本振时钟频率平移电路,其中所述的基本可编程分频器的输入时钟的频率为本振时钟频率的K倍。
4.如权利要求1所述的本振时钟频率平移电路,其中所述的本振时钟倍频比K <2N。
5.如权利要求1所述的本振时钟频率平移电路,其中所述的基本可编程分频器的输入时钟为方波信号。
6.如权利要求1所述的本振时钟频率平移电路,其中所述的N位二选一多路选择器和M位二选一多路选择器的选择控制端可以为D触发器的正向输出端,也可以为D触发器的反向输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙景嘉微电子股份有限公司,未经长沙景嘉微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210433711.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:风机过滤器单元的密封装置
- 下一篇:轴流泵传动机构