[发明专利]一种本振时钟频率平移电路有效
申请号: | 201210433711.9 | 申请日: | 2012-11-02 |
公开(公告)号: | CN102916690B | 公开(公告)日: | 2013-02-06 |
发明(设计)人: | 李俊丰 | 申请(专利权)人: | 长沙景嘉微电子股份有限公司 |
主分类号: | H03K23/40 | 分类号: | H03K23/40 |
代理公司: | 暂无信息 | 代理人: | 暂无信息 |
地址: | 410205 湖南省长沙*** | 国省代码: | 湖南;43 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 时钟 频率 平移 电路 | ||
技术领域
本发明主要涉及到收音机系统中的频率显示设计领域,特指一种本振时钟频率平移电 路。
背景技术
在收音机系统中,通常需要对正在收听的频率进行显示。对于收听频率的显示可分为 机械显示和电子显示两种,目前应用得比较多的是电子显示。参照图1,对于电子显示的收 音机系统中,其频率显示可以由专门的显示芯片完成,只需要将混频器本振信号y(t)输 出到频率显示芯片中即可。这种显示芯片主要包括频率补偿和显示驱动两部分,其中频率 补偿的主要作用为补偿中频频率差,而补偿的频率差通常仅有常用的几种中频频率,对于 一些采用特殊中频频率的收音机系统,则显示芯片不能正确显示收听频率。这就需要一种 简单的本振时钟频率平移电路,将本振频率平移为常用的几种中频频率的本振时钟频率, 从而可以采用频率显示芯片进行正确显示。
发明内容
一种本振时钟频率平移电路包括运算电路,根据本振时钟频率fLO、本振倍频时钟的 倍频比K以及本振时钟频率平移量Δf计算出两组N位基本分频比控制码A0、A1和两组M 位基本分频比比例关系控制码B0、B1。该电路包括N位二选一多路选择器,选择所述的两 组N位基本分频比控制码中的一组作为基本可编程分频器的分频比控制码。该电路包括M 位二选一多路选择器,选择所述的两组M位基本分频比比例关系控制码中的一组作为比例 控制可编程分频器的分频比控制码。该电路包括基本可编程分频器,其分频器控制码的宽 度为N位,并根据所述的N位二选一多路选择器选择的分频比控制码对输入时钟CLK_IN 进行分频,得到频率平移后的时钟CLK_OUT。该电路还包括比例控制可编程分频器,其分 频比控制码的宽度为M位,并根据所述的M位二选一多路选择器选择的分频比控制码对基 本可编程分频器的输出时钟进行分频,以及D触发器,该D触发器的反向输出端连接到D 输入端形成二分频电路,对比例控制可编程分频器的输出时钟进行二分频,将二分频后的 输出信号作为N位二选一多路选择器和M位二选一多路选择器的选择控制信号。
从下面的附图和描述中将明白本发明的优点和其它特征。
附图说明
图1是收音机系统中收听频率显示示意图;
图2是本振时钟频率平移电路;
具体实施方式
以下将结合附图与具体实施对本发明作进一步说明。
在实际的应用中,整个收音机系统的中频为固定不变的,所以需要平移的频率差Δf也 为固定值。本振时钟是由高频的时钟源分频得到的,所以其中的输入时钟CLK_IN的频率 也为固定的K倍本振时钟频率。所以运算电路的输入中仅有本振时钟频率fLO随着收听频率 的变化在实时变化。对于运算电路的硬件实现方式可以由固定的数字电路完成,在基于DSP 的收音机系统中通常存在MCU,所以也可以在MCU中用一段固定的程序实现。对于运算 电路的具体算法也可以多种多样,以下将结合一种简单的算法来说明本振频率平移电路的 工作原理。
首先分析运算电路的公式:
KfLO/(fLO±Δf)=(A0 B0+A1 B1)/(B0+B1),等式1
将等式1进行变换可以得到:
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长沙景嘉微电子股份有限公司,未经长沙景嘉微电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210433711.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:风机过滤器单元的密封装置
- 下一篇:轴流泵传动机构