[发明专利]高速时钟数据恢复电路中的时钟相位判断电路和判断方法有效
申请号: | 201210478209.X | 申请日: | 2012-11-22 |
公开(公告)号: | CN102931982A | 公开(公告)日: | 2013-02-13 |
发明(设计)人: | 胡世杰;王自强;黄柯;郑旭强;李福乐;马轩;俞坤治;张春;王志华 | 申请(专利权)人: | 清华大学深圳研究生院 |
主分类号: | H03L7/085 | 分类号: | H03L7/085 |
代理公司: | 深圳新创友知识产权代理有限公司 44223 | 代理人: | 江耀纯 |
地址: | 518055 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 高速 时钟 数据 恢复 电路 中的 相位 判断 方法 | ||
1.一种高速时钟数据恢复电路中的时钟相位判断电路,其特征是所述时钟相位判断电路包括:
解复用电路,用于将n路高速信号解复用成2n相对低速的信号;其中n为大于1的整数;
投票电路,用于将这2n组early/late信息进行投票,得出综合的early/late信息;当2n组early/late信息中early比late多,则最终的输出为early信号,early比late少,则最终的输出为late信号,early和late一样多,则最终的输出为hold信号;输出early信号表示采样时钟需要前移,输出late信号表示采样时钟需要后移,输出hold信号表示采样时钟不变。
2.如权利要求1所述的高速时钟数据恢复电路中的时钟相位判断电路,其特征是:其中n等于2,所述投票电路包括第一鉴相器、第二鉴相器、第三鉴相器、第四鉴相器、第一投票单元、第二投票单元和第三投票单元;
所述第一鉴相器包括第一差分输入端、第二差分输入端、第三差分输入端、第一差分输出端和第二差分输出端;第一鉴相器的第一差分输入端用于输入上一个时钟周期的最后一个数据D4’,第一鉴相器的第二差分输入端用于输入第一个边沿信息E1,第一鉴相器的第三差分输入端用于输入第一个数据信息D1,第一鉴相器的第一差分输出端用于输出第一组early信息,第一鉴相器的第二差分输出端用于输出第一组late信息;
所述第二鉴相器包括第一差分输入端、第二差分输入端、第三差分输入端、第一差分输出端和第二差分输出端;第二鉴相器的第一差分输入端用于输入第一个数据信息D1,第二鉴相器的第二差分输入端用于输入第二个边沿信息E2,第二鉴相器的第三差分输入端用于输入第二个数据信息D2,第二鉴相器的第一差分输出端用于输出第二组early信息,第二鉴相器的第二差分输出端用于输出第二组late信息;
所述第三鉴相器包括第一差分输入端、第二差分输入端、第三差分输入端、第一差分输出端和第二差分输出端;第三鉴相器的第一差分输入端用于输入第二个数据信息D2,第三鉴相器的第二差分输入端用于输入第三个边沿信息E3,第三鉴相器的第三差分输入端用于输入第三个数据信息D3,第三鉴相器的第一差分输出端用于输出第三组early信息,第三鉴相器的第二差分输出端用于输出第三组late信息;
所述第四鉴相器包括第一差分输入端、第二差分输入端、第三差分输入端、第一差分输出端和第二差分输出端;第四鉴相器的第一差分输入端用于输入第三个数据信息D3,第四鉴相器的第二差分输入端用于输入第四个边沿信息E4,第四鉴相器的第三差分输入端用于输入第四个数据信息D4,第四鉴相器的第一差分输出端用于输出第四组early信息,第四鉴相器的第二差分输出端用于输出第四组late信息;
所述第一投票单元包括第一差分输入端、第二差分输入端、第三差分输入端、第四差分输入端、第一差分输出端、第二差分输出端和第三差分输出端;第一投票单元的第一差分输入端用于输入第一鉴相器的第一差分输出,第一投票单元的第二差分输入端用于输入第一鉴相器的第二差分输出,第一投票单元的第三差分输入端用于输入第二鉴相器的第一差分输出,第一投票单元的第四差分输入端用于输入第二鉴相器的第二差分输出,第一投票单元的第一差分输出端用于输出第五组early信息,第一投票单元的第二差分输出端用于输出第五组late信息,第一投票单元的第三差分输出端用于输出进位信息;
所述第二投票单元包括第一差分输入端、第二差分输入端、第三差分输入端、第四差分输入端、第一差分输出端、第二差分输出端和第三差分输出端;第二投票单元的第一差分输入端用于输入第三鉴相器的第一差分输出,第二投票单元的第二差分输入端用于输入第三鉴相器的第二差分输出,第二投票单元的第三差分输入端用于输入第四鉴相器的第一差分输出,第二投票单元的第四差分输入端用于输入第四鉴相器的第二差分输出,第二投票单元的第一差分输出端用于输出第六组early信息,第二投票单元的第二差分输出端用于输出第六组late信息,第二投票单元的第三差分输出端用于输出进位信息;
所述第三投票单元包括第一差分输入端、第二差分输入端、第三差分输入端、第四差分输入端、第五差分输入端、第六差分输入端、第一差分输出端和第二差分输出端;第三投票单元的第一差分输入端用于输入第一时钟相位判断电路的第一差分输出,第三投票单元的第二差分输入端用于输入第一时钟相位判断电路的第二差分输出,第三投票单元的第三差分输入端用于输入第二时钟相位判断电路的第一差分输出,第三投票单元的第四差分输入端用于输入第二时钟相位判断电路的第二差分输出,第三投票单元的第五差分输入端用于输入第一时钟相位判断电路的第三差分输出,第三投票单元的第六差分输入端用于输入第二时钟相位判断电路的第三差分输出,第三投票单元的第一差分输出端用于输出最终的early信息,第三投票单元的第二差分输出端用于输出最终的late信息。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于清华大学深圳研究生院,未经清华大学深圳研究生院许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210478209.X/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置