[发明专利]一种多处理器拼接同步显示系统有效

专利信息
申请号: 201210486095.3 申请日: 2012-11-26
公开(公告)号: CN103019639A 公开(公告)日: 2013-04-03
发明(设计)人: 资义龙 申请(专利权)人: 广东威创视讯科技股份有限公司
主分类号: G06F3/14 分类号: G06F3/14
代理公司: 广州粤高专利商标代理有限公司 44102 代理人: 禹小明
地址: 510663 广东省*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 处理器 拼接 同步 显示 系统
【说明书】:

技术领域

发明涉及拼接显示技术,特别涉及一种多处理器拼接显示系统。

背景技术

目前显卡规模应用在主机系统呈现单卡单通道输出居多,其动态画面显示的同步基本不会出现问题;然在多屏显示拼接墙专业应用中,单卡单通道输出不能满足,最广泛应用莫过于多显卡形成多通道输出应用,这给整体画面高速动态显示提出更高的质量要求,在运行多屏演示高清、3D和2D等业务时,其多画面显示的一致性和同步性成为应用质量评价的重要点。

随着计算机技术、网络通信技术的进步,组建分布式网络化应用系统,提高测试效率、共享信息资源,已成为现代大型计算机系统发展的方向。多机多显卡多屏应用系统也称分布式应用系统,该同步是通过网络等通信媒介把分布独立完成特定功能的计算机设备连接起来,以达到业务资源动态运行整体流畅、同步。时钟同步是分布式系统的核心技术之一,其目的是维护一个全局一致的物理或逻辑时钟,使得系统内各个节点中与时间有关的信息、事件及行为有一个全局一致的解释。

当前多显卡多通道等多屏系统应用中,绝大多数采用多显卡配置在一台主机中,显卡与显卡之间未设计同步,个别设计同步其工作时,按统一时钟源发出同步信号,使显卡输出保持同步,如图1。这种设计可以保障系统各块显卡之间的输出同步,但具备以下缺点:(1)在支持多张显卡应用上,其系统效能降低,导致图像同步但应用业务体现不了高性能;(2)同步缓存设计很大,增加成本;(3)扩展上存在问题。

个别集成厂家在硬件上没有集成设计能力,故在软件设计时应用在多屏时特别是多节点系统组成多屏上的应用设计同步,比如分布式软件,这种方案可使各节点中软件运行部分之间按一定的软件协议进行同时输出,俗称软同步,如图2所示。这种在分布式软件中,采用该同步设计无疑会使用软件业务运行在各个节点之间更流畅,但其缺点也明显:1)该同步针对该软件,换了其它软件运行其也不能同步;2)对于快速业务处理及显示,其不同步现象还是很明显的。目前显卡规模应用在主机系统呈现单卡单通道输出居多,其动态画面显示的同步基本不会出现问题;然在多屏显示拼接墙专业应用中,单卡单通道输出不能满足,最广泛应用莫过于多显卡形成多通道输出应用,这给整体画面高速动态显示提出更高的质量要求,在运行多屏演示高清、3D和2D等业务时,其多画面显示的一致性和同步性成为应用质量评价的重要点。

随着计算机技术、网络通信技术的进步,组建分布式网络化应用系统,提高测试效率、共享信息资源,已成为现代大型计算机系统发展的方向。多机多显卡多屏应用系统也称分布式应用系统,该同步是通过网络等通信媒介把分布独立完成特定功能的计算机设备连接起来,以达到业务资源动态运行整体流畅、同步。时钟同步是分布式系统的核心技术之一,其目的是维护一个全局一致的物理或逻辑时钟,使得系统内各个节点中与时间有关的信息、事件及行为有一个全局一致的解释。

当前多显卡多通道等多屏系统应用中,绝大多数采用多显卡配置在一台主机中,显卡与显卡之间未设计同步,个别设计同步其工作时,按统一时钟源发出同步信号,使显卡输出保持同步,如图1。这种设计可以保障系统各块显卡之间的输出同步,但具备以下缺点:(1)在支持多张显卡应用上,其系统效能降低,导致图像同步但应用业务体现不了高性能;(2)同步缓存设计很大,增加成本;(3)扩展上存在问题。

个别集成厂家在硬件上没有集成设计能力,故在软件设计时应用在多屏时特别是多节点系统组成多屏上的应用设计同步,比如分布式软件,这种方案可使各节点中软件运行部分之间按一定的软件协议进行同时输出,俗称软同步,如图2所示。这种在分布式软件中,采用该同步设计无疑会使用软件业务运行在各个节点之间更流畅,但其缺点也明显:1)该同步针对该软件,换了其它软件运行其也不能同步;2)对于快速业务处理及显示,其不同步现象还是很明显的。

发明内容

本发明的目的在于提出一种多处理器拼接同步显示系统,实现单台或多台主机内多个独立显卡输出信号的帧同步,保证多个独立显卡的显示是同步无视觉差的。

本发明提出的多处理器拼接同步显示系统,包括一台或多台级联串联的多屏主机同步系统,所述多屏主机同步系统包括顺次连接的环入时钟模块、环入时钟解码模块、本地时钟同步产生源模块、环出时钟驱动模块和环出时钟模块,还包括与本地时钟同步产生源模块连接的发生源判断电路和显卡同步信号接口,其本地时钟同步产生源模块的输出端与显卡同步信号接口连接;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于广东威创视讯科技股份有限公司,未经广东威创视讯科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201210486095.3/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top