[发明专利]具有对芯片内部低噪声干扰的静电放电防护电路无效
申请号: | 201210500666.4 | 申请日: | 2012-11-29 |
公开(公告)号: | CN102945847A | 公开(公告)日: | 2013-02-27 |
发明(设计)人: | 王倩;陈后鹏;许伟义;蔡道林;金荣;宋志棠 | 申请(专利权)人: | 中国科学院上海微系统与信息技术研究所 |
主分类号: | H01L27/02 | 分类号: | H01L27/02 |
代理公司: | 上海光华专利事务所 31219 | 代理人: | 李仪萍 |
地址: | 200050 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 芯片 内部 噪声 干扰 静电 放电 防护 电路 | ||
1.一种具有对芯片内部低噪声干扰的静电放电防护电路,其特征在于,所述具有对芯片内部低噪声干扰的静电放电防护电路设置在芯片中,所述芯片还包括:主电路及连接所述主电路的第一电源端及第一接地端;所述静电放电防护电路至少包括:
连接所述主电路的静电放电防护电路单元;
连接所述静电放电防护电路单元的第二电源端及第二接地端;
多条邦定线,分别将所述第一电源端连接至第一电源引脚、第一接地端连接至第一接地引脚、所述第二电源端连接至第二电源引脚、第二接地端连接至第二接地引脚。
2.根据权利要求1所述的具有对芯片内部低噪声干扰的静电放电防护电路,其特征在于:当第一电源端与第二电源端各自接入的电压电位相等时,第一电源引脚与第二电源引脚为同一引脚。
3.根据权利要求1所述的具有对芯片内部低噪声干扰的静电放电防护电路,其特征在于:当第一接地端与第二接地端各自接入的地电位相等时,第一接地引脚与第二接地引脚为同一引脚。
4.根据权利要求1所述的具有对芯片内部低噪声干扰的静电放电防护电路,其特征在于:静电放电防护电路单元连接所述主电路的信号输入端、第一电源端及第一接地端。
5.根据权利要求1或4所述的具有对芯片内部低噪声干扰的静电放电防护电路,其特征在于:当第一电源端与第二电源端各自接入的电压电位相等时,所述静电放电防护电路单元包括连接在第一电源端与第二电源端之间的一对背靠背的二极管。
6.根据权利要求1或4所述的具有对芯片内部低噪声干扰的静电放电防护电路,其特征在于:当第一接地端与第二接地端各自接入的地电位相等时,所述静电放电防护电路单元包括连接在第一接地端与第二接地端之间的一对背靠背的二极管。
7.根据权利要求1或4所述的具有对芯片内部低噪声干扰的静电放电防护电路,其特征在于:当第一电源端与第二电源端各自接入的电压电位不相等时,所述静电放电防护电路单元包括连接在第一电源端与第二电源端之间的一对背靠背的二极管链。
8.根据权利要求1或4所述的具有对芯片内部低噪声干扰的静电放电防护电路,其特征在于:当第一接地端与第二接地端各自接入的地电位不相等时,所述静电放电防护电路单元包括连接在第一接地端与第二接地端之间的一对背靠背的二极管链。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院上海微系统与信息技术研究所,未经中国科学院上海微系统与信息技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210500666.4/1.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的