[发明专利]有源有机电致发光显示器扫描驱动器及其驱动方法有效
申请号: | 201210553756.X | 申请日: | 2012-12-18 |
公开(公告)号: | CN103065584A | 公开(公告)日: | 2013-04-24 |
发明(设计)人: | 吴为敬;张立荣;周雷;徐苗;王磊;彭俊彪 | 申请(专利权)人: | 华南理工大学;广州新视界光电科技有限公司 |
主分类号: | G09G3/32 | 分类号: | G09G3/32 |
代理公司: | 广州市华学知识产权代理有限公司 44245 | 代理人: | 蔡茂略 |
地址: | 510640 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 有源 有机 电致发光 显示器 扫描 驱动器 及其 驱动 方法 | ||
1.一种有源有机电致发光显示器的扫描驱动器,其特征在于,包括第一级扫描驱动电路、第二级扫描驱动电路、第三级扫描驱动电路以及第四级扫描驱动电路,每级扫描驱动电路包含一个输入端VIN,三个时序信号输入端,两个输出端和三个电源端,所述两个输出端分别为第一输出端COUT和第二输出端OUT,所述三个电源端分别为第一电源端VDD、第二电源端VSS、和第三电源端VSSL,所述第一级扫描驱动电路的输入信号由外围提供,此后每一级单元电路的输出信号COUT(N)为下一级单元电路的输入信号VIN(N+1),输出信号OUT(N)为第N行像素阵列的扫描信号。
2.根据权利要求1所述的有源有机电致发光显示器的扫描驱动器,其特征在于,第一级扫描驱动电路的三个时序信号输入端分别按顺序接第一时序控制线、第二时序控制线和第三时序控制线;三个时序控制线构成流水线形式的驱动模式,第一时序控制线最先跳变成高电平,维持一个脉冲时间;到下一个脉冲时间来到,第一时序控制线跳变成低电平,第二时序控制线跳变成高电平,维持一个脉冲时间;第三个脉冲到来,第二时序控制线跳变成低电平,第三时序控制线跳变成高电平,维持一个脉冲时间;下个脉冲时间,回到时序控制线1跳变成高电平,一根信号的周期为三个脉冲时间。
3.根据权利要求2所述的有源有机电致发光显示器的扫描驱动器,其特征在于,第一级扫描驱动电路在第三时序控制线跳变成高电平时产生的输出信号COUT(1),为第二级扫描驱动电路的输入信号VIN(2),所述第二级扫描驱动电路的信号输入端接时序控制线的顺序为:3、1、2;第三级扫描驱动电路的信号输入端接时序控制线的顺序为:2、3、1;第四级扫描驱动电路的信号输入端接时序控制线的顺序为:1、2、3。
4.根据权利要求1所述的有源有机电致发光显示器的扫描驱动器,其特征在于,每级扫描驱动电路包括第一晶体管~第十二晶体管,第一晶体管源极接第二晶体管的漏极和第十一晶体管的源极,栅极接第二根时钟控制线,漏极接上一级扫描驱动电路的输出信号,即为该级的输入信号线;第二晶体管栅极接第二根时钟控制线,源极接第三晶体管的漏极、第七晶体管和第九晶体管的栅极,以及第一存储电容C1的一端;第三晶体管源极接第一负电源线,栅极接第四晶体管源极、第五晶体管的漏极、第八晶体管和第十晶体管的栅极,以及第二存储电容C2的一端;第四晶体管的漏极接正电源线,栅极接第一根时序控制线;第五晶体管栅极接该级的输入信号,源极接第六晶体管的漏极和第十二晶体管的源极;第六晶体管的源极接第二负电源线,栅极接该级的输入信号线;第七晶体管的漏极接第三根时序控制线,源极接第八晶体管的漏极、第十一晶体管和第十二晶体管的栅极以及第一存储电容C1的另一端;第八晶体管的源极接第二负电源线。
5.根据权利要求4所述的有源有机电致发光显示器的扫描驱动器,其特征在于,所述第七晶体管和第八晶体管构成行扫描驱动电路的一个输出级电路,为下一级提供输入信号。
6.根据权利要求4所述的有源有机电致发光显示器的扫描驱动器,其特征在于,所述第九晶体管和第十晶体管构成行扫描驱动电路输出电路,连接像素阵列,驱动像素电路。
7.根据权利要求4所述的有源有机电致发光显示器的扫描驱动器,其特征在于,所述的第十一晶体管和第十二晶体管的漏极接第三根时序控制线,构成输出反馈到输入级的回路。
8.根据权利要求4所述的有源有机电致发光显示器的扫描驱动器,其特征在于,每级扫描驱动电路中所采用的晶体管均为N型的薄膜晶体管。
9.一种根据权利要求1所述的有源有机电致发光显示器的扫描驱动器的驱动方法,其特征在于,包括下述步骤:
行驱动电路的初始化阶段,具体步骤如下:
第一根时序控制线控制第四晶体管的开关状态,第二根时序控制线控制第一晶体管和第二晶体管的开关状态,第三根时序控制线接输出级、第六晶体管和第八晶体管的漏极,提供输出驱动信号;
第一根时序控制线为高电平,第二和第三根时序控制线为低电平,输入信号为低电平,第四晶体管导通,正电源给A点充电至VDD,电荷存储在储存电容C2,使第八晶体管、第十晶体管和第三晶体管导通,B点电位放电至VSS,关断第七晶体管和第九晶体管;第一晶体管、第二晶体管、第五晶体管和第六晶体管关断;输出级的COUT(N)和OUT(N)分别输出为:第一负电平VSSL和第二负电平VSS;
行驱动电路的信号写入阶段;其具体步骤如下:
第二根时序控制线为高电平,第一根和第三根时序控制线为低电平,输入信号为高电平,第一晶体管、第二晶体管导通,输入信号存储在第一存储电容C1的一端B点处,使得第七晶体管和第九晶体管导通;第一根时序控制线将第四晶体管关断,输入信号将第五晶体管和第六晶体管导通,储存在电容C2的电荷,通过第五晶体管和六晶体管放电至第二负电平VSSL,使得第三晶体管、第八晶体管和第十晶体管关断,输出级信号COUT(N)和OUT(N)输出与第三根时序控制线相对应的低电平;
行驱动电路信号输出阶段;其具体步骤如下:
第三根时序控制线为高电平,第一和第二根时序控制线为低电平,输入信号为低电平,第一根时序控制线继续将第四晶体管关断,第二晶体管、第三晶体管、第五晶体管和第六晶体管关断,第七和第八晶体管保持导通,输出信号COUT(N)和OUT(N)随着第三根时序控制线的变化,跳变成高电平;上述输出阶段输出的信号COUT(N)为下一级扫描驱动电路的输入信号VIN(N+1)。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华南理工大学;广州新视界光电科技有限公司,未经华南理工大学;广州新视界光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210553756.X/1.html,转载请声明来源钻瓜专利网。