[发明专利]相位偏移抵消电路及相关的时钟产生器有效
申请号: | 201210581805.0 | 申请日: | 2012-12-27 |
公开(公告)号: | CN103856212B | 公开(公告)日: | 2017-06-13 |
发明(设计)人: | 潘辰阳 | 申请(专利权)人: | 创意电子股份有限公司;台湾积体电路制造股份有限公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 北京市柳沈律师事务所11105 | 代理人: | 史新宏 |
地址: | 中国台湾新*** | 国省代码: | 台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 相位 偏移 抵消 电路 相关 时钟 产生器 | ||
1.一种相位偏移抵消电路,依据一第一输入时钟、一第二输入时钟与一第三输入时钟而提供一第一修正时钟与一第二修正时钟;该相位偏移抵消电路包含:
一第一修正用相位内插器,耦接该第一输入时钟与该第二输入时钟,依据一数值固定为常数的预设权重在该第一输入时钟与该第二输入时钟间进行均等的相位内插以产生该第一修正时钟;以及
一第二修正用相位内插器,耦接该第二输入时钟与该第三输入时钟,依据该数值固定为常数的预设权重在该第二输入时钟与该第三输入时钟间进行均等的相位内插以产生该第二修正时钟;
其中,该第一输入时钟与该第三输入时钟是互为反相。
2.根据权利要求1所述的相位偏移抵消电路,其中,该第二输入时钟的相位是介于与该第一输入时钟的相位与该第三输入时钟的相位之间。
3.根据权利要求1所述的相位偏移抵消电路,其中,该第一修正用相位内插器还产生一第三修正时钟,反相于该第一修正时钟;该第二修正用相位内插器还产生一第四修正时钟,反相于该第二修正时钟。
4.一种时钟产生器,依据一第一输入时钟、一第二输入时钟、一第三输入时钟与一可变权重以提供一第一输出时钟;该时钟产生器包含:
一第一修正用相位内插器,耦接该第一输入时钟与该第二输入时钟,依据一预设权重而于该第一输入时钟与该第二输入时钟间进行相位内插,以产生一第一修正时钟;
一第二修正用相位内插器,耦接该第二输入时钟与该第三输入时钟,依据该预设权重而于该第二输入时钟与该第三输入时钟间进行相位内插,以产生一第二修正时钟;以及
一第一可调相位内插器,耦接该第一修正时钟与该第二修正时钟,依据该可变权重而于该第一修正时钟与该第二修正时钟间进行相位内插,以产生该第一输出时钟。
5.根据权利要求4所述的时钟产生器,其中该第一输入时钟与该第三输入时钟是互为反相。
6.根据权利要求4所述的时钟产生器,其中该预设权重是使该第一修正用相位内插器于该第一输入时钟与该第二输入时钟间进行均等的相位内插以产生该第一修正时钟,且该预设权重是使该第二修正用相位内插器于该第二输入时钟与该第三输入时钟间进行均等的相位内插以产生该第二修正时钟。
7.根据权利要求4所述的时钟产生器,其中,该第一修正用相位内插器还产生一第三修正时钟,反相于该第一修正时钟;该第二修正用相位内插器还产生一第四修正时钟,反相于该第二修正时钟。
8.根据权利要求7所述的时钟产生器,还依据该第一输入时钟、该第二输入时钟、该第三输入时钟与该可变权重以提供一第二输出时钟,而该时钟产生器还包含:
一第二可调相位内插器,耦接该第二修正时钟与该第三修正时钟,依据该可变权重而于该第二修正时钟与该第三修正时钟间进行相位内插,以产生该第二输出时钟。
9.根据权利要求8所述的时钟产生器,还依据该第一输入时钟、该第二输入时钟、该第三输入时钟与该可变权重以提供一第三输出时钟与一第四输出时钟;其中,该第一可调相位内插器还产生该第三输出时钟,反相于该第一输出时钟;该第二可调相位内插器还产生该第四输出时钟,反相于该第二输出时钟。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于创意电子股份有限公司;台湾积体电路制造股份有限公司,未经创意电子股份有限公司;台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201210581805.0/1.html,转载请声明来源钻瓜专利网。