[实用新型]一种SRAM位线漏电流补偿电路有效
申请号: | 201220074935.0 | 申请日: | 2012-03-02 |
公开(公告)号: | CN202549311U | 公开(公告)日: | 2012-11-21 |
发明(设计)人: | 谭守标;吴秀龙;柏娜;李正平;孟坚;陈军宁;徐超;高珊;李瑞兴 | 申请(专利权)人: | 安徽大学 |
主分类号: | G11C11/413 | 分类号: | G11C11/413 |
代理公司: | 南京经纬专利商标代理有限公司 32200 | 代理人: | 奚幼坚 |
地址: | 230601 安徽省*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 sram 漏电 补偿 电路 | ||
1.一种SRAM位线漏电流补偿电路,其特征是,该电路作为SRAM电路的辅助电路,设有两个完全相同的补偿电路,每个补偿电路包括五个PMOS管P1~P5和六个NMOS管N1~N6;PMOS管P1~P5的源端均分别与各自的体端连接并连接电源电压VDD,NMOS管N1~N6的体端均连接电源地VSS,NMOS管N1的源端、NMOS管N2的源端、NMOS管N6的源端均分别与各自的体端连接, PMOS管P1的漏端连接NMOS管N1的漏端,PMOS管P1的栅端与PMOS管P2的栅端及漏端、PMOS管P3的漏端以及NMOS管N3的漏端连接在一起,PMOS管P3的栅端与PMOS管P4的栅端及漏端、PMOS管P5的栅端以及NMOS管N4的漏端连接在一起,PMOS管P5的漏端与NMOS管N1的栅端、NMOS管N2的栅端及漏端以及NMOS管N5的漏端连接在一起,NMOS管N5的源端与NMOS管N6的漏端、NMOS管N3的源端以及NMOS管N4的源端连接在一起,NMOS管N6的栅端与外接控制信号连接;一个补偿电路中的NMOS管N4的栅端及NMOS管N1的漏端分别与另一个补偿电路中的NMOS管N1的漏端及NMOS管N4的栅端连接后,分别与SRAM电路的两根位线连接。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于安徽大学,未经安徽大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220074935.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种人工线路覆冰清除器
- 下一篇:铝合金挤压型材幕墙系统