[实用新型]一种全数字雷达信号源有效

专利信息
申请号: 201220491986.3 申请日: 2012-09-25
公开(公告)号: CN202794511U 公开(公告)日: 2013-03-13
发明(设计)人: 文必洋;李柯;王才军;田应伟;谭剑;姜大鹏;王思超 申请(专利权)人: 武汉大学
主分类号: G01S7/282 分类号: G01S7/282
代理公司: 武汉科皓知识产权代理事务所(特殊普通合伙) 42222 代理人: 薛玲;肖明洲
地址: 430072 湖*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 数字 雷达 信号源
【权利要求书】:

1.一种全数字雷达信号源,其特征在于:包括时钟缓冲电路、数字锁相环、直接数字频率合成器、开关放大滤波电路、光耦隔离电路、接口电路、控制电路;时钟缓冲电路的输入端与晶体振荡器连接,其输出端与数字锁相环的输入端、控制电路连接;直接数字频率合成器的输入端、输出端分别与数字锁相环的输出端、开关放大滤波电路的输入端连接;光耦隔离电路分别与时钟缓冲电路、数字锁相环、直接数字频率合成器、开关放大滤波电路、接口电路相连;控制电路与接口电路相连。

2.根据权利要求1所述的一种全数字雷达信号源,其特征在于:所述数字锁相环包括依次连接的分频器1、鉴相器、数字滤波器、数控振荡器、分频器2,数控振荡器的输出端与分频器3的输入端连接,分频器3的输出端与鉴相器的输入端连接。

3.根据权利要求1或2所述的一种全数字雷达信号源,其特征在于:所述光耦隔离电路包括两个以上的光耦合器。

4.根据权利要求1或2所述的一种全数字雷达信号源,其特征在于:所述控制电路采用FPGA实现。

5.根据权利要求1或2所述的一种全数字雷达信号源,其特征在于:所述时钟缓冲电路由型号为CDCE18005的芯片实现。

6.根据权利要求1或2所述的一种全数字雷达信号源,其特征在于:所述数字锁相环采用型号为Si5324的芯片实现。

7.根据权利要求1或2所述的一种全数字雷达信号源,其特征在于:所述直接数字频率合成器采用型号为AD9910的芯片实现。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉大学,未经武汉大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201220491986.3/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top