[实用新型]一种PCB主板有效
申请号: | 201220749725.7 | 申请日: | 2012-12-31 |
公开(公告)号: | CN203054679U | 公开(公告)日: | 2013-07-10 |
发明(设计)人: | 林志洪;龚泽;王国华;黄金生;王勇 | 申请(专利权)人: | 福建星网视易信息系统有限公司 |
主分类号: | G06F1/16 | 分类号: | G06F1/16 |
代理公司: | 福州市鼓楼区博深专利代理事务所(普通合伙) 35214 | 代理人: | 林志峥 |
地址: | 350002 福建省福州市金山*** | 国省代码: | 福建;35 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 pcb 主板 | ||
1.一种PCB主板,其特征在于,包括:CPU及与CPU电连接的内存装置,所述CPU的类型为i.MX6Q/i.MX6D,所述内存装置的拓扑结构为fly-by拓扑结构。
2.根据权利要求1所述的PCB主板,其特征在于,所述内存装置包括:
PCB底板,其上设有通孔;
多个内存芯片,包括一首内存芯片、多个中间内存芯片及一尾内存芯片,所述内存芯片设于所述PCB底板的正面;
与所述内存芯片一一对应的内存电源,设有去耦电容,所述内存芯片与所述去耦电容连接,所述去耦电容设置于所述PCB底板的背面且通过所述通孔与内存芯片电连接;
第一控制/地址线,其一端连接至所述首内存芯片,另一端接收来自相应信号线的控制信号;
第二控制/地址线,将所述首内存芯片与一中间内存芯片相连、将另一中间内存芯片与尾内存芯片相连并将相邻的中间内存芯片相连;
匹配电阻,与所述尾内存芯片电连接;
以及,VTT终端器,其与所述匹配电阻电连接。
3.根据权利要求2所述的PCB主板,其特征在于,还包括与CPU电连接的内存控制器,连接于所述第一控制/地址线的另一端。
4.根据权利要求2所述的PCB主板,其特征在于,所述内存芯片为第三代双通道同步动态随机存储器。
5.根据权利要求2-4任一项所述的PCB主板,其特征在于,所述内存装置的差分时钟线的匹配阻抗电路包括:
第一电阻,其阻值为50欧姆,一端连接于正差分时钟线;
第二电阻,其阻值为50欧姆,一端连接所述第一电阻的另一端,另一端连接负差分时钟线;
以及一104电容,其一端连接于所述第一电阻、第二电阻的公共节点处,另一端连接至外接电源。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于福建星网视易信息系统有限公司,未经福建星网视易信息系统有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201220749725.7/1.html,转载请声明来源钻瓜专利网。