[发明专利]一种实时信号的生成方法及装置有效

专利信息
申请号: 201310032125.8 申请日: 2013-01-28
公开(公告)号: CN103152062A 公开(公告)日: 2013-06-12
发明(设计)人: 金珠;李颖;朱振飞;胡俊;马银圣;任源博;管英祥;王程林;蒋宏奎;张跃宝 申请(专利权)人: 中国电子科技集团公司第二十二研究所
主分类号: H04B1/00 分类号: H04B1/00;H04L7/00;H04L27/36
代理公司: 工业和信息化部电子专利中心 11010 代理人: 齐洁茹
地址: 266107 山*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 实时 信号 生成 方法 装置
【权利要求书】:

1.一种实时信号生成方法,其特征在于,包括:

信号处理器每个工作时钟读取一个以工作时钟为采样率的基带信号的数据点,并将读取的每个基带信号数据点并行分为n路基带信号数据;

信号处理器每个工作时钟分别生成n个组合后可构成一个载波信号且以工作时钟为采样率的低频正弦信号的数据点和低频余弦信号的数据点;其中,各低频信号数据点的频率fz′=fz-k·fo′2,式中k取满足0≤fz′≤fo′2的正整数,fo′为工作时钟,fz为设定的取值大于信号处理器最大工作时钟的待生成信号的中心频率,其中,当k的取值为奇数时,以工作时钟为采样率的n个低频正弦信号数据点和n个低频余弦信号数据点每隔一个工作时钟做一次符号反转;

信号处理器将所述n路基带信号与n个低频正弦信号数据点、n个低频余弦信号数据点进行正交调制,得到并行的n路调制信号后,将所述n路调制信号按时序存入缓存,并按照先入先出原则,每个工作时钟读取一组n路调制信号输出。

2.如权利要求1所述的方法,其特征在于,所述信号处理器的工作时钟fo′满足如下条件:fo′≤fo且fs=n·fo′,式中fo为信号处理器的最大工作时钟频率,fs为信号处理器输出信号的速率。

3.如权利要求1或2所述的方法,其特征在于,所述信号处理器将读取的每个基带信号数据点并行分为n路基带信号数据,具体包括:

按照工作时钟、分路个数n和设定的待生成信号的信号带宽,生成采样率为n·fo′、通带截止频率大于等于基带信号带宽小于等于工作时钟的原型FIR滤波器,并将所述原型FIR滤波器分为n个分支滤波器;其中,第i个分支FIR滤波器从原型FIR滤波器的第i个值开始,每隔n个点取一个值,直到结尾,i=1,2,...,n;

所述信号处理器利用分支FIR滤波器,在每个工作时钟读取一个基带信号数据点,分别使用n个分支FIR滤波器将读取的每个所述基带信号数据点并行分为n路基带信号数据点。

4.如权利要求1或2所述的方法,其特征在于,所述信号处理器通过设置n个低频正弦信号数据点的初相依次为θ、2πfz/nfo′+θ、…、2π(n-1)fz/nfo′+θ,实现n个低频正弦信号数据点组合后构成一个正弦型载波信号;通过设置n个低频余弦信号数据点的初相依次为θ、2πfz/nfo′+θ、…、2π(n-1)fz/nfo′+θ,实现n个低频余弦信号数据点组合后构成一个余弦型载波信号;其中,θ为自由值。

5.如权利要求4所述的方法,其特征在于,所述信号处理器通过设置n个DDS的频率均为fz′、初相分别为2π(i-1)fz/nfo′+θ,i=1,2,...,n,实现在每个工作时钟到达时,利用n个DDS分别生成n个以工作时钟为采样率的低频正弦信号数据点和低频余弦信号的数据点。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第二十二研究所,未经中国电子科技集团公司第二十二研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310032125.8/1.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top