[发明专利]数字信号处理器及数字信号处理方法无效
申请号: | 201310054754.0 | 申请日: | 2013-02-20 |
公开(公告)号: | CN103365822A | 公开(公告)日: | 2013-10-23 |
发明(设计)人: | 斯里尼瓦桑·艾伊尔;卡斯汀·阿嘉得·派得森 | 申请(专利权)人: | 联发科技(新加坡)私人有限公司 |
主分类号: | G06F15/78 | 分类号: | G06F15/78 |
代理公司: | 北京万慧达知识产权代理有限公司 11111 | 代理人: | 于淼;杨颖 |
地址: | 新加坡新加坡启汇*** | 国省代码: | 新加坡;SG |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字信号 处理器 处理 方法 | ||
1.一种数字信号处理器,用于决定一系列数字中的极值,其特征在于,包括:
寄存器,用于存储所述一系列数字;
累加器,用于存储所述寄存器中数字的极值;以及
比较器,用于连续地接收来自所述寄存器的所述一系列数字,执行连续的单周期搜索指令以比较来自所述寄存器中的当前数字与所述累加器当前存储的数字,并将比较后得到的极值存储到所述累加器中。
2.如权利要求1所述的数字信号处理器,其特征在于,所述极值为所述一系列数字中的最大值或最小值。
3.如权利要求1所述的数字信号处理器,其特征在于,所述寄存器包括第一寄存器和第二寄存器,所述累加器包括第一累加器和第二累加器,所述比较器包括第一比较器和第二比较器,
所述第一寄存器,存储所述一系列数字的一半;
所述第二寄存器,存储所述一系列数字的另一半;
所述第一累加器,用于存储所述第一寄存器中数字的极值;
所述第一比较器,比较所述第一寄存器中的数字与第一累加器中的数字,并将比较后得到的极值存储到所述第一累加器中;
所述第二累加器,用于存储所述第二寄存器中数字的极值;以及
所述第二比较器,比较所述第二寄存器中的数字与第二累加器中的数字,并将比较后得到的极值存储到所述第二累加器中,
其中,所述第一比较器和所述第二比较器的操作是在同一单周期中并行执行。
4.如权利要求3所述的数字信号处理器,其特征在于,所述第一比较器还执行单周期选择指令,比较所述第一累加器中的最新的极值与所述第二累加器中的最新的极值,并将比较后得到的极值存储到所述第一累加器中,存储在所述第一累加器中的所述极值代表所述一系列数字中的所述极值。
5.如权利要求4所述的执行单周期比较和选择操作的装置,其特征在于,所述搜索指令或所述选择指令支持四种模式,包括小于模式、小于或等于模式、大于模式、以及大于或等于模式。
6.如权利要求1所述的数字信号处理器,其特征在于,还包括多工器,所述多工器用于将所述寄存器中的所述一系列数字分配至所述累加器以及所述比较器。
7.如权利要求1所述的数字信号处理器,其特征在于,所述比较单元包括乘法加法器。
8.如权利要求1所述的数字信号处理器,其特征在于,所述累加器和所述比较器包含于管线级内,所述管线级的通量可使得一个单周期搜索指令或一个单周期选择指令在每个时钟周期中被执行。
9.一种数字信号处理方法,用于决定一系列数字中的极值,其特征在于,包括:
使用寄存器存储所述一系列数字;
使用比较器连续地接收来自所述寄存器的所述一系列数字,并执行连续的单周期搜索指令以比较来自所述寄存器中的当前数字与累加器当前存储的数字;
将比较后得到的极值存储到所述累加器中。
10.一种数字信号处理方法,其特征在于,包括:
使用处理器执行计算以产生一系列数字;
将所述一系列数字提供给所述处理器的第一寄存器和第二寄存器;
执行单周期搜索指令,包括:
使用第一乘法加法器,比较所述第一寄存器中的数字与第一累加器中的数字,并将这两个数字中的极值存储到所述第一累加器中;以及
使用第二乘法加法器,比较所述第二寄存器中的值与第二累加器中的数字,并将这两个数字中的极值存储到所述第二累加器中;以及执行单周期选择指令,包括:
比较所述第一累加器中的数字与所述第二累加器中的数字,并将所述两个数字中的极值存储在所述第一累加器中,存储在所述第一累加器中的极值代表所述一系列数字中的极值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于联发科技(新加坡)私人有限公司,未经联发科技(新加坡)私人有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310054754.0/1.html,转载请声明来源钻瓜专利网。