[发明专利]一种高速逐次逼近型模数转换器有效
申请号: | 201310067867.4 | 申请日: | 2013-03-04 |
公开(公告)号: | CN103152050A | 公开(公告)日: | 2013-06-12 |
发明(设计)人: | 贺林;罗多纳;姚立斌;林福江 | 申请(专利权)人: | 中国科学技术大学 |
主分类号: | H03M1/38 | 分类号: | H03M1/38 |
代理公司: | 北京凯特来知识产权代理有限公司 11260 | 代理人: | 郑立明;赵镇勇 |
地址: | 230026 安*** | 国省代码: | 安徽;34 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高速 逐次 逼近 型模数 转换器 | ||
1.一种高速逐次逼近型模数转换器,其特征在于,包括:数模转换器、比较器、逐次逼近逻辑电路与时钟源;
所述逐次逼近控制逻辑电路包括移位寄存器与数据寄存器;所述移位寄存器与数据寄存器中均包括若干寄存单元组成的阵列;
其中,数据寄存器中的数据寄存单元包括:第一时钟输入端、第二时钟输入端、第一晶体管、第二晶体管、第三晶体管、第一电位、第二电位、选通逻辑电路与反相器;
所述数据寄存单元的第一时钟输入端与对应的移位寄存单元的输出端耦合,每个数据寄存单元的第二时钟输入端与跟第一时钟输入端耦合的移位寄存单元的下一级移位寄存单元的输出端耦合;
所述选通逻辑电路包括第一与第二时钟接口,且分别耦合到所述数据寄存单元的第一及第二时钟输入端;
所述第一晶体管的栅端耦合到所述数据寄存单元的第一时钟输入端;其源端耦合到所述数据寄存单元的第一电位;所述第二晶体管的栅端耦合到所述数据寄存单元的数据输入端;其源端耦合到第三晶体管的漏端;所述第一与第二晶体管的漏端经过所述数据寄存单元的反相器后耦合到所述数据寄存单元的输出端;所述第三晶体管的栅端耦合到所述选通逻辑电路的输出端;其源端耦合到所述数据寄存单元的第二电位;
所述比较器的输出端与所述移位寄存器相连,所述比较器的输入端与数模转换器及外部信号的输出端相连,用于比较外部输入信号与数模转换器的输出信号的大小;
所述时钟源与所述比较器相连,用于控制所述比较器。
2.根据权利要求1所述的高速逐次逼近型模数转换器,其特征在于,所述第一晶体管为阳性p型金属氧化物半导体MOS晶体管,第二与第三晶体管为阴性n型MOS晶体管。
3.根据权利要求1所述的高速逐次逼近型模数转换器,其特征在于,所述第一晶体管为n型MOS晶体管,第二与第三晶体管为p型MOS晶体管。
4.根据权利要求1-3任一项所述的高速逐次逼近型模数转换器,其特征在于,所述选通逻辑电路包括:
所述选通逻辑电路为异或门电路;所述异或门电路的第一与第二输入端分别为所述选通逻辑电路中的第一与第二时钟接口;所述异或门电路的输出端为所述选通逻辑电路的输出端。
5.根据权利要求1-3任一项所述的高速逐次逼近型模数转换器,其特征在于,所述选通逻辑电路还包括:反相器及或非门电路;所述选通逻辑电路的第一时钟接口耦合到所述反相器的输入端,所述反相器的输出端耦合到所述或非门的第一输入端,所述选通逻辑电路的第二时钟接口耦合到所述或非门的第二输入端,所述或非门的输出端为所述选通逻辑电路的输出端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学技术大学,未经中国科学技术大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310067867.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种药剂科取药用挎盒
- 下一篇:手术深部固定镊