[发明专利]一种实现数据高速分发的装置有效
申请号: | 201310129304.3 | 申请日: | 2013-04-12 |
公开(公告)号: | CN104102473B | 公开(公告)日: | 2017-08-11 |
发明(设计)人: | 熊泽磊 | 申请(专利权)人: | 杭州迪普科技股份有限公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京博思佳知识产权代理有限公司11415 | 代理人: | 林祥 |
地址: | 310051 浙江省杭*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 实现 数据 高速 分发 装置 | ||
1.一种实现数据高速分发的装置,应用在FPGA芯片内部,该装置包括:上游业务模块,第一寄存器、下游业务模块以及数据缓冲模块,其特征在于:
上游业务模块通过第一寄存器连接数据缓冲模块的一端,下游业务模块连接数据缓冲模块的另一端,
所述数据缓冲模块包括第二寄存器、第三寄存器、输入控制单元和输出控制单元,其中
输入控制单元用于定期判断第二寄存器是否可用,如果是,则将第一寄存器中的上游业务模块发送的数据传送到第二寄存器中,
输出控制单元用于判断第三寄存器是否为空,如果第三寄存器为空,则输出无效信号,并将第二寄存器中的数据传送到第三寄存器中,如果第三寄存器非空,则输出有效信号,
其中所述无效信号表示下游业务模块不能从第三寄存器中读取数据,所述有效信号表示下游业务模块可以从第三寄存器中读取数据。
2.根据权利要求1所述的装置,其特征在于,数据缓冲模块进一步包括连续判断单元,用于判断下游业务模块是否能够连续读取数据,如果是,则触发输入控制单元将第一寄存器中的数据传送到第二寄存器中。
3.根据权利要求1所述的装置,其特征在于,所述下游业务模块有多个,所述数据缓冲模块中包括数量与下游业务模块对应的输出控制单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州迪普科技股份有限公司,未经杭州迪普科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310129304.3/1.html,转载请声明来源钻瓜专利网。
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置