[发明专利]一种应用于流水线ADC的低功耗基准电压缓冲器无效
申请号: | 201310164696.7 | 申请日: | 2013-05-08 |
公开(公告)号: | CN103235630A | 公开(公告)日: | 2013-08-07 |
发明(设计)人: | 吴建辉;徐川;胡建飞;李红;田茜 | 申请(专利权)人: | 东南大学 |
主分类号: | G05F3/16 | 分类号: | G05F3/16 |
代理公司: | 江苏永衡昭辉律师事务所 32250 | 代理人: | 王剑 |
地址: | 210096*** | 国省代码: | 江苏;32 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 应用于 流水线 adc 功耗 基准 电压 缓冲器 | ||
技术领域
本发明属于电子电路技术领域,尤其是涉及一种应用于流水线ADC的低功耗基准电压缓冲器。
背景技术
基准电压缓冲器是基准电压电路中很重要的一个组成部分。由于产生基准电压源的电路输出电阻通常都很大,如果直接用来驱动阻性负载,会使得输出电压严重偏离基准电压的值,电路的整体增益下降,影响电路的整体性能。此外,在流水线模数转换器ADC中,出于精度和噪声的考虑因素,采样电容通常具有很大的值,使得整个电路等效电容非常大。这样,如果基准电压直接用于流水线ADC中,等效的总电容和基准电压源的输出阻抗相乘得到的积分电路时间常数将非常大,导致电容两端电压的建立将非常缓慢,这严重限制了流水线ADC的工作速度和精度,从而影响流水线ADC的整体性能。此外,流水线ADC中的各个模块之间会通过相互之间的连线形成串扰,这将使得基准电压的输出不再稳定,甚至远远偏离设定的输出值。基准电压缓冲器的特点就是输出电阻比较小,驱动能力很高,在需要的时候可以提供很大的输出电流,使得电路快速完成大信号和小信号的建立,所以基准电压必须经过缓冲器提高驱动能力。
目前,基准电压缓冲器低阻抗输出主要有两种方式实现,一种是采用负反馈技术,一种就是采用源极跟随器。采用负反馈技术实现需要仔细设计电路的反馈回路,确保整体电路的稳定。此外,反馈回路也将消耗一定的电流,增加电路的整体功耗。由于源极跟随器本身就具有较小的输出阻抗,而且不存在电容的米勒效应,相同的功耗下可以实现较大的带宽,同时可以很好地保障电路的稳定性,所以应用较多的就是采用源极跟随器技术来实现缓冲器。
在流水线ADC中,采样电容的选取需要考虑噪声性能和电容的匹配精度。在这两方面的约束下,采样电容的值往往很大,所以缓冲器的容性负载很大。这就要求缓冲器的驱动能力很强,在负载电容充电、放电情况下提供很大的电流,但是这往往需要很大的静态电流才能实现。如果电路的工作速度很高,那么电流就会很大,往往达到几十毫安,占据了ADC中很大的一部分功耗,所以设计低功耗的基准电压缓冲器就显得尤为必要。
发明内容
本发明所要解决的技术问题在于克服现有技术的不足,本发明提出了一种应用于流水线ADC的低功耗基准电压缓冲器。
为解决上述技术问题,本发明采用的技术方案如下:
一种应用于流水线ADC的低功耗基准电压缓冲器,所述基准电压缓冲器包括差分电压放大器、源极跟随器、电容放电回路、电容充电回路;
所述差分电压放大器部分包括第一电阻、第二电阻、第三电阻、第四电阻、差分放大器;
所述源极跟随器电路部分包括第一NMOS管、第二NMOS管,第三NMOS管、第四NMOS管;
所述电容放电回路包括第一负载电容、第二开关、第三NMOS管、放电电流控制电路;所述放电电流控制电路包括第一CMOS开关,第五NMOS管;
所述电容充电回路包括第二负载电容、第三开关、第二NMOS管、充电电流控制电路;所述充电电流控制电路包括第二CMOS开关,第一PMOS管;
所述基准电压缓冲器还包括第一电压源、第一开关、第四开关、第二电压源;
所述基准电压缓冲器电路连接如下:
第一电阻一端接地,第一电阻另一端接差分放大器的负输入端,第三电阻一端接差分放大器的正输出端,第三电阻另一端接差分放大器的负输入端;第二电阻一端接输入电压,第二电阻另一端接差分放大器的正输入端;第四电阻一端接差分放大器的正输入端,第四电阻另一端接差分放大器负输出端;
第一NMOS管栅极接差分放大器负输出端,第一NMOS管漏极接电源,第一NMOS管源极接第三MOS管的漏极;第二NMOS管栅极接差分放大器正输出端,第二NMOS管漏极接电源,第二NMOS管源极接第四NMOS管漏极;第三NMOS管源极接地;第四NMOS管源极接地,第四NMOS管栅极和第三NMOS管栅极相连,第四NMOS管栅极和第三NMOS管栅极一起与固定偏置电压源相连;
第一开关一端接到第一电压源,第一开关另一端分别与第一电容上极板、第二开关一端相连;第一电容下级板接地;第二开关另一端接第三NMOS管漏极;第五NMOS管栅极接第一CMOS开关一端,第五NMOS管源极接地;第一CMOS开关另一端接第五NMOS管漏极,第五NMOS管漏极接第一电容的上极板;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于东南大学,未经东南大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310164696.7/2.html,转载请声明来源钻瓜专利网。