[发明专利]一种集成无源器件中去耦合电容结构及其制备方法在审
申请号: | 201310459994.9 | 申请日: | 2013-09-27 |
公开(公告)号: | CN104517803A | 公开(公告)日: | 2015-04-15 |
发明(设计)人: | 刘煊杰;张海芳 | 申请(专利权)人: | 中芯国际集成电路制造(上海)有限公司 |
主分类号: | H01L21/02 | 分类号: | H01L21/02;H01L23/64 |
代理公司: | 北京市磐华律师事务所11336 | 代理人: | 董巍;高伟 |
地址: | 201203*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 集成 无源 器件 耦合 电容 结构 及其 制备 方法 | ||
技术领域
本发明涉及半导体领域,具体地,本发明涉及一种集成无源器件中去耦合电容结构及其制备方法。
背景技术
对于高容量的半导体存储装置需求的日益增加,这些半导体存储装置的集成密度受到人们的关注,为了增加半导体存储装置的集成密度,现有技术中采用了许多不同的方法,例如通过减小晶片尺寸和/或改变内结构单元而在单一晶片上形成多个存储单元,对于通过改变单元结构增加集成密度的方法来说,已经进行尝试沟通过改变有源区的平面布置或改变单元布局来减小单元面积。
随着半导体技术的不断发展集成电路以及大型的集成电路得到广泛的应用,组成集成电路的元器件中可以是无源的或者是有源的,当所述元器件为无源器件时为集成无源器件(integrated passive device,IPD),IPD(集成无源器件)以“更快、更小、更轻、更便宜”的发展方向深入在消费电子应用领域中从当初推出只集成几个元件的无源网络和阵列器件,发展到集成无源器件(IPD)和集成无源/有源器件(IPAD),直到目前已不鲜见的集成功能模块。集成功能模块已经不再是单纯的电阻、电容、电感和二极管的集成,而是在功能上可替代多个无源和有源器件的集成产品。IPD提供高精度电容及高性能电感等无源器件的集成,目前在射频上的应用成为新热点。
在射频上的应用是IPD的一个新热点,特别是手持设备的大规模使用。而在RF应用中,去耦电容可去除高频RF信号的干扰,实现去耦电容与IPD的片内集成,可进一步促进多功能无源器件的小型化。
通常,用于IPD的去耦合电容的大小在pF级,如用IPD集成元件中常规使用的MIM电容的密度(~1fF/um2),需要使用较大的芯片面积才能做到,以40pF的电容举例,需要至少200um×200um的面积大小。因此,常规IPD器件,去耦电容通过外部整合实现,如封装基板PCB板上电容,如图1所示,在封装基板101上设置位置的电容102,以实现所述IPD器件100的去耦合电容,但是所述方法以及结构不利于器件的小型化,而且额外引入了封装基板PCB板上的信号干扰,不利于信号完整性设计。
因此,综上所述现有技术在IPD器件中的去耦和电容的结构存在尺寸大、而且还会产生干扰信号,使器件性能受到影响,所以需要对所述结构进行改进,以消除上述弊端。
发明内容
在发明内容部分中引入了一系列简化形式的概念,这将在具体实施方式部分中进一步详细说明。本发明的发明内容部分并不意味着要试图限定出所要求保护的技术方案的关键特征和必要技术特征,更不意味着试图确定所要求保护的技术方案的保护范围。
本发明为了克服目前存在问题,提供了一种集成无源器件中去耦合电容的制备方法,包括:
提供半导体衬底,作为去耦合电容的下极板,所述半导体衬底中掺杂有离子;
在所述半导体衬底上形成图案化的硬掩膜层,并蚀刻所述半导体衬底,以在所述半导体衬底中形成沟槽,以定义所述去耦合电容区;
在所述沟槽内沉积介质层,作为所述去耦合电容的介质层;
选用导电材料填充所述沟槽,作为所述去耦合电容的上极板;
在所述上极板上形成接触孔,以电连接所述去耦合电容。
作为优选,所述方法还包括:
在所述接触孔上形成集成无源器件,并通过所述接触孔电连接所述去耦合电容,以实现所述集成无源器件和所述去耦合电容的集成。
作为优选,,所述半导体衬底为P型衬底,并且对所述P型衬底进行带光罩N型注入,以在所述P型衬底的表面形成掺杂层。
作为优选,在所述沟槽内沉积介质层之前还包括:
在所述沟槽中填充带掺杂的牺牲氧化物层;
执行扩散步骤,以将所述牺牲氧化物层中掺杂的离子扩散至所述沟槽的表面;
去除所述牺牲氧化物层。
作为优选,选用低压沉积的方法沉积所述介质层,以在所述沟槽内形成超薄的介质层。
作为优选,所述介质层为氮氧化物层。
作为优选,填充所述沟槽之前还包括:
在所述沟槽一侧的所述半导体衬底进行N型离子掺杂,以形成下极板引出区。
作为优选,选用As对所述半导体衬底进行所述N型离子掺杂。
作为优选,选用金属材料填充所述沟槽,以作为所述去耦合电容的上极板。
作为优选,选用金属材料填充所述沟槽之前,还包括在所述沟槽中形成金属阻挡层的步骤。
作为优选,首先选用物理气相沉积的方法形成所述金属阻挡层;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司;,未经中芯国际集成电路制造(上海)有限公司;许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310459994.9/2.html,转载请声明来源钻瓜专利网。
- 上一篇:衬底处理装置及半导体器件的制造方法
- 下一篇:一种无极灯汞齐管及其制作工艺
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造