[发明专利]循环时间数字转换器有效
申请号: | 201310500095.9 | 申请日: | 2013-10-22 |
公开(公告)号: | CN103532559A | 公开(公告)日: | 2014-01-22 |
发明(设计)人: | 徐江涛;朱昆昆;高静;史再峰;姚素英 | 申请(专利权)人: | 天津大学 |
主分类号: | H03M1/50 | 分类号: | H03M1/50 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 刘国威 |
地址: | 300072*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 循环 时间 数字 转换器 | ||
1.一种循环时间数字转换器,其特征是,输入的两个时间信号差值经过子TDC转换对应的数字码,子TDC转换得到的时间余量再由时间乘2放大器进行放大,放大后的时间余量再由多路选择器再次进入子TDC进行量化,此循环转换过程进行到需要的精度;转换完的数字码通过读出电路进行错位相加,得到的最后数字码。
2.如权利要求1所述的循环时间数字转换器,其特征是,时间乘2放大器的电路结构:两个时间信号分别输入到两个D触发器的clk输入端,D触发器的D输入端与高电平VDD相连,两个D触发器的Q输出端分别和二输入与非门的输入端及二输入异或门输入端相连;二输入与非门的输出端连接两个D触发器的复位端RN;二输入异或门输出端连接多路选择器的控制端S,S连接第三个D触发器的Clk输入端,第三个D触发器的D输入端连接高电平VDD,电容复位的反向信号连接第三个D触发器的复位端RN;电流源Ia的流入端与多路选择器的1端相连,电流源Ia流出端和高电平VDD相连;电流源Ib的流出端与多路选择器的0端相连,电流源Ib流入端和低电平VSS相连;多路选择器的输出端和电容C的一端相连,电容C的另一端接参考电平VCM;电容的复位开关和比较器的两个输入端分别跨接在电容C的两端。
3.如权利要求1所述的循环时间数字转换器,其特征是,读出电路结构为:RSD_clk连接D触发器链和半加器链的Clk时钟输入端,D触发器链的输入端接高电平VDD;D触发器链的输出端信号和经Delay和反相器后的信号做与运算,进而形成Reg_clk信号;Reg_clk信号经反相器后形成rst复位信号;Reg_clk信号还作为REG寄存器的触发信号;RSD_Rst和rst进行与运算后作为D触发器链和半加器链的复位信号;C0C1分别连接在半加器链的第一个和第二个单元的输入端;D0-D7连接REG寄存器的输入端。
4.如权利要求1所述的循环时间数字转换器,其特征是,子TDC的构成为:多路选择器、D触发器、延时单元、相位检测器、子DTC即数字到时间转换器、与门;TDC转换结束信号、TDC全局复位信号分别连接第一个与门的输入端,第一个与门的输出端接第一个D触发器的使能端,第一TDC复位信号连第一个D触发器的clk端,第一个D触发器的Q端连接多路选择器控制端,多路选择器输出端连接第二个D触发器的clk端,第一TDC复位信号连第二个D触发器的使能端,第二个D触发器的Q端经串接的两个延时单元连接到子DTC的T1+D端,第二个D触发器的Q段连接到子DTC的T1端,第一相位检测器Q端连接子DTC的CH端,第一相位检测器clk端连接在串接的两个延时单元中间,第一相位检测器D端连接子DTC的T2端;第二个与门、第二TDC复位信号、第三个D触发器、第四个D触发器、第二TDC复位信号、串接的另外两个延时单元、第二相位检测器组成与第一个与门、第一TDC复位信号、第一个D触发器、第二个D触发器、第一TDC复位信号、串接的两个延时单元、第一相位检测器相对称的结构。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津大学,未经天津大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310500095.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:消防无线多通道现场指挥网通信平台
- 下一篇:一种合成防冻冷却油