[发明专利]使用可选择同步器跨异步边界数据同步以最小化延迟在审
申请号: | 201310741671.9 | 申请日: | 2013-12-27 |
公开(公告)号: | CN104049672A | 公开(公告)日: | 2014-09-17 |
发明(设计)人: | 图卡拉姆·尚卡尔·梅塔;尼雷施·阿齐亚;乔提玛亚·斯维因;布雷恩·劳伦斯·史密斯 | 申请(专利权)人: | 辉达公司 |
主分类号: | G06F1/12 | 分类号: | G06F1/12 |
代理公司: | 北京市磐华律师事务所 11336 | 代理人: | 董巍;谢栒 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 可选择 同步器 异步 边界 数据 同步 最小化 延迟 | ||
1.一种装置,包括:
与第一时钟域相关联的单元;以及
耦连到所述单元并且与第二时钟域相关联的同步器子单元(SSU),其中所述SSU包括两个或更多个同步器和选择器逻辑,所述选择器逻辑配置为选择所述两个或更多个同步器的一个输出。
2.根据权利要求1所述的装置,其中所述两个或更多个同步器包括与第一延迟相关联的第一同步器和与第二延迟相关联的第二同步器,以及其中所述第一延迟小于所述第二延迟。
3.根据权利要求2所述的装置,其中所述第一同步器是2级同步器并且所述第二同步器是3级同步器。
4.根据权利要求1所述的装置,其中所述SSU进一步包括包括时延子电路和多路复用器的旁路电路。
5.根据权利要求4所述的装置,其中所述SSU配置为,当所述时延子电路指示针对最小数目的时钟周期的输入信号的恒定状态时在两个同步器之间跃迁。
6.根据权利要求4所述的装置,其中所述时延子电路包括多个触发器。
7.根据权利要求1所述的装置,其中所述SSU动态配置为基于至少一个参数来选择所述两个或更多个同步器的一个输出。
8.根据权利要求7所述的装置,其中所述至少一个参数包括以下一个或多个:所述装置的预期用途、温度、供电电压、频率和基于测试的所述装置的分类。
9.根据权利要求1所述的装置,其中所述SSU包括三个或更多个同步器和所述选择器逻辑,所述选择器逻辑配置为选择所述三个或更多个同步器的一个输出。
10.根据权利要求1所述的装置,进一步包括:
与所述第二时钟域相关联的第二单元;以及
耦连到所述第二单元并且与所述第一时钟域相关联的第二SSU。
11.根据权利要求10所述的装置,其中所述第一单元和所述第二单元实现握手信令技术,以将与所述第一时钟域相关联的信号和所述第二时钟域同步。
12.一种系统,包括:
处理器,其包括:
与第一时钟域相关联的单元;以及
耦连到所述单元并且与第二时钟域相关联的同步器子单元(SSU),其中所述SSU包括两个或更多个同步器和选择器逻辑,所述选择器逻辑配置为选择所述两个或更多个同步器的一个输出。
13.根据权利要求12所述的系统,其中所述两个或更多个同步器包括与第一延迟相关联的第一同步器和与第二延迟相关联的第二同步器,以及其中所述第一延迟小于所述第二延迟。
14.根据权利要求13所述的系统,其中所述第一同步器是2级同步器并且所述第二同步器是3级同步器。
15.根据权利要求12所述的系统,其中所述SSU进一步包括包括时延子电路和多路复用器的旁路电路。
16.根据权利要求12所述的系统,其中所述SSU动态配置为基于至少一个参数来选择所述两个或更多个同步器的一个。
17.根据权利要求16所述的系统,其中所述至少一个参数包括以下一个或多个:所述处理器的预期用途、温度、供电电压、频率和基于测试的所述处理器的分类。
18.根据权利要求12所述的系统,所述系统进一步包括:
与所述第二时钟域相关联的第二单元;以及
耦连到所述第二单元并且与所述第一时钟域相关联的第二SSU。
19.根据权利要求12所述的系统,其中所述处理器包括图形处理单元。
20.根据权利要求12所述的系统,其中所述处理器包括在片上系统(SoC)中。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于辉达公司,未经辉达公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201310741671.9/1.html,转载请声明来源钻瓜专利网。