[实用新型]一种产生噪声源真随机序列的数字电路有效
申请号: | 201320068944.3 | 申请日: | 2013-02-06 |
公开(公告)号: | CN203102250U | 公开(公告)日: | 2013-07-31 |
发明(设计)人: | 王庆军 | 申请(专利权)人: | 天津光电聚能专用通信设备有限公司 |
主分类号: | G06F7/58 | 分类号: | G06F7/58 |
代理公司: | 天津市北洋有限责任专利代理事务所 12201 | 代理人: | 温国林 |
地址: | 300453 天*** | 国省代码: | 天津;12 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 产生 噪声 随机 序列 数字电路 | ||
一种产生噪声源真随机序列的数字电路,包括:FPGA(1),其特征在于,
所述FPGA(1)向噪声源芯片电路(2)发送提取真随机数字序列信号,所述噪声源芯片电路(2)接收所述提取真随机数字序列信号,并将真随机数字序列传输至所述FPGA(1);所述FPGA(1)向单片机(3)发送中断信号,所述单片机(3)收到所述中断信号后,发出读取信号至所述FPGA(1),所述FPGA(1)通过数据总线向所述单片机(3)传送所述真随机数字序列;所述单片机(3)根据所述真随机数字序列对保密产品进行加密处理。
根据权利要求1所述的一种产生噪声源真随机序列的数字电路,其特征在于,所述噪声源芯片电路(2)包括:噪声源芯片(U),
所述噪声源芯片(U)的电源端(VDD)接电阻(R)的一端,所述电阻(R)的另一端分别接电容(C)的一端和电源,所述电容(C)的另一端接地;时钟信号输入端(CLK)接时钟信号;数据端(DATA)输出真随机数字序列。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于天津光电聚能专用通信设备有限公司,未经天津光电聚能专用通信设备有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320068944.3/1.html,转载请声明来源钻瓜专利网。
- 上一篇:多模多路并行编程器
- 下一篇:电容屏OGS消影结构