[实用新型]一种高速延迟锁相环有效
申请号: | 201320680569.8 | 申请日: | 2013-10-30 |
公开(公告)号: | CN203563053U | 公开(公告)日: | 2014-04-23 |
发明(设计)人: | 亚历山大;刘成 | 申请(专利权)人: | 西安华芯半导体有限公司 |
主分类号: | H03L7/099 | 分类号: | H03L7/099;H03L7/085 |
代理公司: | 西安智邦专利商标代理有限公司 61211 | 代理人: | 张倩 |
地址: | 710055 陕西省西安*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 高速 延迟 锁相环 | ||
技术领域
本实用新型涉及一种高速延迟锁相环。
背景技术
现有的延迟锁相环结构如图1所示,输入时钟信号在经过DLL延迟链传输时有占空比失真的情况,如图2所示,这样就会导致以下缺陷:
1、高频时钟信号会丢失;
2、输入时钟信号的占空比很小时时钟信号会丢失。
发明内容
为了解决现有的延迟锁相环存在高频时钟信号丢失或占空比很小时时钟信号丢失的技术问题,本实用新型提供一种高速延迟锁相环。
本实用新型的技术解决方案为:
一种高速延迟锁相环,包括时钟组合电路、DLL逻辑控制电路以及DLL鉴相器,其特殊之处在于:还包括分频器、第一DLL延迟链、第二DLL延迟链、第一反相器以及第二反相器,所述分频器的输入端接输入时钟,所述分频器的输出端与第一DLL延迟链连接,所述第一DLL延迟链与第二DLL延迟链之间通过第一反相器连接,所述第二DLL延迟链的输出端通过第二反相器同时与占空比校正电路DCC和时钟组合电路的输入端连接,所述DLL逻辑控制电路同时控制第一DLL延迟链和第二DLL延迟链,时钟组合电路输出的输出时钟和输入时钟均进入DLL鉴相器的输入端,所述DLL鉴相器的输出端与DLL逻辑控制电路连接。
上述分频器为二分分频器。
上述第一DLL延迟链和第二DLL延迟链完全相同。
本实用新型所具有的优点:
1、本实用新型增加一个分频器,将高频时钟信号转换为低频时钟信号,把DLL延迟链分成两个完全相同的延迟链,第一延迟链的输出时钟经过反相器后输入第二延迟链,第二延迟链的输出时钟经过反相器后输入占空比校正电路DCC和时钟组合电路,低频时钟信号经过延迟链时不会丢失,克服了高频时钟信号在延迟链里丢失的问题,实现了高速时钟信号传输。
2、经过分频器后的时钟信号频率是输入时钟的一半,占空比是50%,克服了时钟信号占空比很小时时钟信号丢失的问题,输入时钟信号的占空比对延迟锁相环性能影响很小。
3、本实用新型降低了功耗,因为在DLL延迟链里的时钟信号频率是输入时钟信号的一半。
附图说明
图1为现有的延迟锁相环的结构示意图;
图2为现有延迟锁相环时钟信号占空比失真示意图;
图3为本实用新型高速延迟锁相环的结构示意图;
图4为延迟锁相环存在占空比失真情况下的工作过程示意图;
图5为本实用新型延迟锁相环的工作过程示意图;
图6为时钟组合电路的工作过程示意图。
具体实施方式
如图3所示,一种高速延迟锁相环,包括时钟组合电路、DLL逻辑控制电路以及DLL鉴相器,还包括分频器、第一DLL延迟链、第二DLL延迟链、第一反相器以及第二反相器,分频器的输入端接输入时钟,分频器的输出端与第一DLL延迟链连接,第一DLL延迟链与第二DLL延迟链之间通过第一反相器连接,第二DLL延迟链的输出端通过第二反相器同时与占空比校正电路DCC和时钟组合电路的输入端连接,DLL逻辑控制电路同时控制第一DLL延迟链和第二DLL延迟链,时钟组合电路输出的输出时钟和输入时钟均进入DLL鉴相器的输入端,DLL鉴相器的输出端与DLL逻辑控制电路连接。
增加一个分频器,使DLL延迟链里的时钟信号频率是输入时钟信号的一半,把DLL延迟链分成两个完全相同的延迟链,第一延迟链1的输出时钟经过反相器后输入第二延迟链2,第二延迟链2的输出时钟经过反相器后输入占空比校正电路(DCC)。时钟信号在第一延迟链1里的传输时产生的占空比失真,经过反相器后,在第二延迟链2里可以得到恢复,所以第二延迟链2的输出时钟是50%的占空比,没有占空比失真。低频时钟信号经过延迟链时不会丢失。
因为增加了一个分频器,时钟信号的频率是输入时钟信号的一半,所以需要还原与输入时钟同频的时钟信号。由时钟_000产生时钟_000_x和时钟_000_n;由时钟_180产生时钟_180_x和时钟_180_n。用这四个时钟信号组合还原与输入时钟同频率的时钟信号。
本实用新型高速延迟锁相工作原理:
如果经过延迟链后时钟信号占空比失真,如图4所示,输出时钟的周期就不是标准的时钟周期了。假设时钟占空比失真为δ,输出时钟的第一个时钟周期就会比输入时钟周期小δ,第二个时钟周期就会比输入时钟周期大δ。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安华芯半导体有限公司,未经西安华芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201320680569.8/2.html,转载请声明来源钻瓜专利网。
- 上一篇:红外光无线语音通信装置
- 下一篇:一种新型多功能手电筒