[发明专利]具有PCI快速增强的系统和方法有效
申请号: | 201380081346.2 | 申请日: | 2013-12-26 |
公开(公告)号: | CN105793828B | 公开(公告)日: | 2019-06-21 |
发明(设计)人: | Z·吴;D·达斯莎玛;M·M·马宗达;S·巴斯托拉;K·肖 | 申请(专利权)人: | 英特尔公司 |
主分类号: | G06F13/14 | 分类号: | G06F13/14 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 何焜 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | pci 快速 增强 | ||
1.一种用于计算机通信的装置,所述装置包括:
端口,用于通过链路连接至另一装置,其中所述端口包括:
I/O逻辑,所述I/O逻辑至少部分由硬件实现,用于:
标识链路要退出活动状态,其中所述链路包括多个通道;
基于之前经由所述链路发送的数据,计算所述多个通道的奇偶校验信息,所述奇偶校验信息包括所述多个通道中每个通道各自的奇偶校验值;以及
生成有序集,所述有序集包括为基于所述奇偶校验值来标识所述多个通道中每个通道的奇偶校验而定义的一个或多个位;和
发射机,用于在从所述活动状态退出之前,发送具有一个或多个奇偶校验值的所述有序集。
2.如权利要求1所述的装置,其特征在于,所述奇偶校验信息的指示响应于所述退出而被发送。
3.如权利要求1所述的装置,其特征在于,所述奇偶校验信息的指示在有序集中被发送。
4.如权利要求3所述的装置,其特征在于,每个通道的奇偶校验信息的指示被包括在所述有序集中包括的对于每个通道的相应的奇偶校验位中。
5.如权利要求3所述的装置,其特征在于,所述有序集包括PCIe SKP OS。
6.如权利要求1所述的装置,其特征在于,所述链路基于链路恢复来退出所述活动状态。
7.如权利要求6所述的装置,其特征在于,所述链路恢复基于在所述链路上检测到的错误。
8.如权利要求7所述的装置,其特征在于,所述错误包括分帧令牌错误。
9.一种用于计算机通信的方法,所述方法包括:
在链路上传输数据,所述链路包括多个通道;
基于所传输的数据,计算所述多个通道中的每个通道的奇偶校验信息,所述奇偶校验信息包括所述多个通道中每个通道各自的奇偶校验值;
标识所述链路要退出活动状态;
生成有序集,所述有序集包括为基于所述奇偶校验值来标识所述多个通道中每个通道的奇偶校验而定义的一个或多个位;以及
在从所述活动状态退出之前,发送具有一个或多个奇偶校验值的所述有序集。
10.如权利要求9所述的方法,其特征在于,所述有序集包括SKP OS。
11.如权利要求9所述的方法,其特征在于,基于对所述链路退出活动状态的标识,在对奇偶校验信息的计划发送之前发送所述奇偶校验信息的指示。
12.如权利要求9所述的方法,其特征在于,所述链路基于在所述链路上检测到的错误触发的链路恢复来退出活动状态。
13.如权利要求12所述的方法,其特征在于,还包括接收指示来自接收机装置的错误的数据。
14.一种用于计算机通信的系统,包括用于执行如权利要求9-13中的任一项所述的方法的装置。
15.一种用于计算机通信的装置,所述装置包括:
I/O逻辑,所述I/O逻辑至少部分由硬件实现的,用于:
基于之前经由链路发送的数据,计算所述链路的多个通道中的每一个通道的第一奇偶校验信息,所述第一奇偶校验信息包括所述多个通道中每个通道各自的奇偶校验值;
响应于事件,接收有序集,所述有序集包括为标识第二奇偶校验信息而指定的一个或多个位,其中所述事件将导致所述链路退出活动状态,并且所述第二奇偶校验信息在从所述活动状态退出之前被发送;以及
将所述第一奇偶校验信息与所述第二奇偶校验信息作比较,以标识所述多个通道中的一个或多个通道上的潜在通道错误。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201380081346.2/1.html,转载请声明来源钻瓜专利网。