[发明专利]数字双链延迟锁相环有效
申请号: | 201410043906.1 | 申请日: | 2014-01-29 |
公开(公告)号: | CN103780258B | 公开(公告)日: | 2017-04-12 |
发明(设计)人: | 张昊;杨宗仁 | 申请(专利权)人: | 中国科学院计算技术研究所 |
主分类号: | H03L7/181 | 分类号: | H03L7/181 |
代理公司: | 北京律诚同业知识产权代理有限公司11006 | 代理人: | 祁建国,梁挥 |
地址: | 100190 北*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 数字 延迟 锁相环 | ||
1.一种数字双链延迟锁相环,其特征在于,该数字双链延迟锁相环包括延迟单元余数链、鉴相器、锁定控制单元以及两条延迟链,其中,两条延迟链包括由多个延迟单元组成的延迟链和多级补偿延迟单元组成的补偿链,延迟单元包括交错颠倒设置的粗调链延迟单元和细调链延迟单元;
参考时钟从延迟链的第一个延迟单元输入,先后经过粗调链延迟单元和细调链延迟单元,然后进入下一个延迟单元,粗调链延迟单元输入,细调链延迟单元输出,经过延迟选择进入鉴相器或通过延迟单元余数链进入鉴相器,同时,参考时钟经过补偿链的多级补偿延迟单元,经过延迟补偿进入鉴相器,由鉴相器将补偿链输出时钟与参考时钟进行比较,输出鉴相结果,根据该鉴相结果由锁定控制单元调整输出时钟,如果输出时钟领先于参考时钟,则延迟时间被增加,输出时钟被推后,反之亦然,直到鉴相器鉴定两个时钟信号同步,系统锁定。
2.如权利要求1所述数字双链延迟锁相环,其特征在于,两条延迟链多个延迟单元和多级补偿延迟单元等距设置,以得到理想的占空比。
3.如权利要求1所述数字双链延迟锁相环,其特征在于,粗调链延迟单元和细调链延迟单元分别输出的数据线为Bus结构。
4.如权利要求1所述数字双链延迟锁相环,其特征在于,延迟单元余数链中的延迟单元与粗调链延迟单元结构相同。
5.如权利要求1所述数字双链延迟锁相环,其特征在于,参考时钟为一对差分时钟。
6.如权利要求5所述数字双链延迟锁相环,其特征在于,差分时钟信号的金属走线长度一样。
7.如权利要求1所述数字双链延迟锁相环,其特征在于,输出时钟和参考时钟的差锁定在小于半个时钟周期的范围内。
8.一种数字双链延迟锁相方法,其特征在于,包括如下步骤:
1)设置两条延迟链,包括由多个延迟单元组成的延迟链和多级补偿延迟单元组成的补偿链;
2)交错颠倒设置每一个延迟单元的粗调链延迟单元和细调链延迟单元;
3)参考时钟从延迟链的第一个延迟单元输入,先后经过粗调链延迟单元和细调链延迟单元,然后进入下一个延迟单元,粗调链延迟单元输入,细调链延迟单元输出,经过延迟选择进入鉴相器或通过延迟单元余数链进入鉴相器,同时,参考时钟经过补偿链的多级补偿延迟单元,经过延迟补偿进入鉴相器,由鉴相器将补偿链输出时钟与参考时钟进行比较,输出鉴相结果;
4)根据该鉴相结果由锁定控制单元调整输出时钟,如果输出时钟领先于参考时钟,则延迟时间被增加,输出时钟被推后,反之亦然,直到鉴相器鉴定两个时钟信号同步,系统锁定。
9.一种采用权利要求1-8任意一项的处理器或者存储器。
10.一种采用权利要求1-8任意一项的时钟同步器件。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院计算技术研究所,未经中国科学院计算技术研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410043906.1/1.html,转载请声明来源钻瓜专利网。