[发明专利]使用时钟级联互补开关逻辑的集成时钟选通器(ICG)有效
申请号: | 201410095486.1 | 申请日: | 2014-03-14 |
公开(公告)号: | CN104049713B | 公开(公告)日: | 2018-10-19 |
发明(设计)人: | M.S.伯津斯;P.U.肯卡雷 | 申请(专利权)人: | 三星电子株式会社 |
主分类号: | G06F1/32 | 分类号: | G06F1/32;G06F1/04 |
代理公司: | 北京市柳沈律师事务所 11105 | 代理人: | 钱大勇 |
地址: | 韩国*** | 国省代码: | 韩国;KR |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 使用 时钟 级联 互补 开关 逻辑 集成 选通器 icg | ||
1.一种互补电压开关集成时钟选通器(CICG)电路,包括:
第一和第二预充电晶体管,被配置为接收时钟信号;
连接至第一预充电晶体管的第一节点,第一预充电晶体管被配置为响应于时钟信号对第一节点预充电;
连接至第二预充电晶体管的第二节点,第二预充电晶体管被配置为响应于时钟信号对第二节点预充电;
直接连接至第一节点的第一锁存器;
直接连接至第二节点的第二锁存器;以及
连接至第一节点的反相器,该反相器被配置为对第一节点的电压电平反相并且产生选通的时钟信号。
2.如权利要求1所述的CICG电路,进一步包括:
评估晶体管,被配置为接收时钟信号;
使能晶体管,连接至评估晶体管并且被配置为接收使能信号;以及
反相使能晶体管,直接连接至第二节点并连接至评估晶体管,该反相使能晶体管被配置为接收反相使能信号。
3.如权利要求2所述的CICG电路,进一步包括:
连接至第一节点、第二节点、和使能晶体管的控制晶体管,其中第二节点直接连接至控制晶体管的栅极。
4.如权利要求2所述的CICG电路,其中:
评估晶体管连接至低电压电势;并且
第一预充电晶体管和第二预充电晶体管连接至高于该低电压电势的高电压电势。
5.如权利要求2所述的CICG电路,其中:
第一预充电晶体管被配置为响应于具有第二电压电平的时钟信号将第一节点预充电至第一电压电平;
第二预充电晶体管被配置为响应于具有第二电压电平的时钟信号将第二节点预充电至第一电压电平;
第一锁存器被配置为响应于具有第一电压电平的时钟信号将第一节点锁存到第二电压电平;以及
第二锁存器被配置为响应于具有第一电压电平的时钟信号将第二节点锁存到第一电压电平。
6.如权利要求2所述的CICG电路,其中:
第一锁存器被配置为响应于具有第一电压电平的使能信号将第一节点锁存到第二电压电平;以及
第二锁存器被配置为响应于具有第一电压电平的使能信号将第二节点锁存到第一电压电平。
7.如权利要求2所述的CICG电路,其中:
使能晶体管的源极连接至评估晶体管的漏极;以及
反相使能晶体管的源极连接至评估晶体管的漏极。
8.如权利要求2所述的CICG电路,其中:
反相使能晶体管的漏极直接连接至第二节点。
9.一种用于使用互补开关逻辑来选通时钟信号的系统,该系统包括:
系统总线;
连接至系统总线的存储器;
与系统总线和存储器关联的用户接口;以及
处理器,被配置为经由系统总线控制存储器和用户接口,处理器包括一个或多个互补电压开关集成时钟选通器(CICG)电路,
其中所述一个或多个CICG电路进一步包括:
第一预充电晶体管和第二预充电晶体管,被配置为接收时钟信号;
连接至第一预充电晶体管的第一节点,第一预充电晶体管被配置为响应于时钟信号对第一节点预充电;
连接至第二预充电晶体管的第二节点,第二预充电晶体管被配置为响应于时钟信号对第二节点预充电;
直接连接至第一节点的第一锁存器;
直接连接至第二节点的第二锁存器;以及
连接至第一节点的反相器,该反相器被配置为对第一节点的电压电平反相并且产生选通的时钟信号。
10.如权利要求9所述的系统,其中所述一个或多个CICG电路进一步包括:
评估晶体管,被配置为接收时钟信号;
使能晶体管,连接至评估晶体管并且被配置为接收使能信号;以及
反相使能晶体管,直接连接至第二节点并连接至评估晶体管,该反相使能晶体管被配置为接收反相使能信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于三星电子株式会社,未经三星电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410095486.1/1.html,转载请声明来源钻瓜专利网。