[发明专利]NOR闪存的制造方法在审
申请号: | 201410137219.6 | 申请日: | 2014-04-04 |
公开(公告)号: | CN103904036A | 公开(公告)日: | 2014-07-02 |
发明(设计)人: | 周俊;黄建冬;洪齐元 | 申请(专利权)人: | 武汉新芯集成电路制造有限公司 |
主分类号: | H01L21/8247 | 分类号: | H01L21/8247 |
代理公司: | 上海思微知识产权代理事务所(普通合伙) 31237 | 代理人: | 屈蘅;李时云 |
地址: | 430205 湖北*** | 国省代码: | 湖北;42 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | nor 闪存 制造 方法 | ||
技术领域
本发明涉及半导体技术领域,特别是涉及一种优化栅耦合系数的NOR闪存的制造方法。
背景技术
随着便携式电子设备的高速发展,对数据存储的要求越来越高。通常,用于存储数据的半导体存储器分为易失性存储器和非易失性存储器,易失性存储器易于在电源断电时丢失数据,而非易失性存储器即使在电源中断时仍可保持数据。因此,非易失性存储器成为便携式电子设备中最主要的存储部件,并已经被广泛的应用。
在非易失性存储器中,闪存(flash memory)由于其很高的芯片存储密度,以及较佳的工艺适应性,已经成为一种极为重要的器件。通常闪存可以分为NAND闪存和NOR闪存。如图1所示为现有技术中的NOR闪存的结构示意图。包括衬底10,浅沟槽隔离(STI)11,浮栅12、ONO层13及控制栅14。
NOR闪存的栅耦合系数是一个较为重要的参数,其主要取决于控制栅14和浮栅12之间的电容,电容越大,栅耦合系数越大,反之亦然。而控制栅14和浮栅12之间的电容大小,主要取决于ONO层13的厚度、介电常数以及控制栅14和浮栅12的包裹面积。目前,ONO层13的厚度均匀性和介电常数主要有ONO层13的工艺稳定性决定,现有炉管工艺已经成熟。因此,为了优化栅耦合系数,就需要对控制栅14和浮栅12的包裹面积的均匀性加以改善。
如图1所示,控制栅和浮栅的包裹面积主要由浮栅12的表面积和台阶覆盖高度A构成。浮栅的表面积由光刻和蚀刻工艺决定,而台阶覆盖高度A的稳定性是否能够得到保证,就直接制约着栅耦合系数的优劣。
发明内容
本发明的目的在于,提供一种NOR闪存的制造方法,改善台阶覆盖高度的稳定性,优化栅耦合系数。
为解决上述技术问题,本发明提供一种NOR闪存的制造方法,包括:
提供前端结构,所述前端结构包括浅沟槽隔离和图形化的浮栅;
利用干法刻蚀工艺对所述浅沟槽隔离进行回刻,去除位于浮栅之间的部分;
形成ONO层及控制栅。
进一步的,对于所述的NOR闪存的制造方法,所述干法刻蚀包括利用CH2F2进行刻蚀。
进一步的,对于所述的NOR闪存的制造方法,所述前端结构还包括衬底,所述浅沟槽隔离部分位于衬底中,所述浮栅位于衬底上相邻浅沟槽隔离之间。
进一步的,对于所述的NOR闪存的制造方法,所述图形化的浮栅形成过程包括:
在所述衬底上的浅沟槽隔离之间沉积浮栅多晶硅,所述浮栅多晶硅高于所述浅沟槽隔离;
利用平坦化工艺去除所
述浮栅多晶硅位于浅沟槽隔离之上的部分。
进一步的,对于所述的NOR闪存的制造方法,所述平坦化工艺为采用化学机械研磨工艺。
进一步的,对于所述的NOR闪存的制造方法,所述浮栅与衬底之间还包括一隧道氧化层。
与现有技术相比,本发明提供的NOR闪存的制造方法中,包括利用干法刻蚀工艺对所述浅沟槽隔离进行回刻,然后生长ONO层和控制栅。相比现有技术,避免了利用湿法刻蚀工艺使得层与层的缝隙间被侧向刻蚀而破坏整体形貌,从而能够具有较佳的浅沟槽隔离结构,解决了栅耦合系数较差的问题。
附图说明
图1为一种现有技术中NOR闪存的示意图;
图2为本发明实施例NOR闪存的制造方法的流程图;
图3-图5为本发明实施例NOR闪存的制造方法的过程中器件结构示意图。
具体实施方式
下面将结合示意图对本发明的NOR闪存的制造方法进行更详细的描述,其中表示了本发明的优选实施例,应该理解本领域技术人员可以修改在此描述的本发明,而仍然实现本发明的有利效果。因此,下列描述应当被理解为对于本领域技术人员的广泛知道,而并不作为对本发明的限制。
为了清楚,不描述实际实施例的全部特征。在下列描述中,不详细描述公知的功能和结构,因为它们会使本发明由于不必要的细节而混乱。应当认为在任何实际实施例的开发中,必须做出大量实施细节以实现开发者的特定目标,例如按照有关系统或有关商业的限制,由一个实施例改变为另一个实施例。另外,应当认为这种开发工作可能是复杂和耗费时间的,但是对于本领域技术人员来说仅仅是常规工作。
在下列段落中参照附图以举例方式更具体地描述本发明。根据下面说明和权利要求书,本发明的优点和特征将更清楚。需说明的是,附图均采用非常简化的形式且均使用非精准的比例,仅用以方便、明晰地辅助说明本发明实施例的目的。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于武汉新芯集成电路制造有限公司,未经武汉新芯集成电路制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410137219.6/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种带有排气机构的口封装置
- 下一篇:给袋式包装机的机夹调节装置
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造