[发明专利]锁频环电路和半导体集成电路有效
申请号: | 201410155972.8 | 申请日: | 2014-04-17 |
公开(公告)号: | CN104113329B | 公开(公告)日: | 2019-06-14 |
发明(设计)人: | 中村誉;矢山浩辅;饭岛正章 | 申请(专利权)人: | 瑞萨电子株式会社 |
主分类号: | H03L7/099 | 分类号: | H03L7/099;H03L7/08 |
代理公司: | 北京市金杜律师事务所 11256 | 代理人: | 王茂华;张宁 |
地址: | 日本*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 锁频环 电路 半导体 集成电路 | ||
1.一种锁频环电路,包括:
数字控制振荡器,其生成时钟;以及
FLL控制器,其生成频率控制代码以控制所述时钟的振荡频率,其中
所述FLL控制器包括:
频率比较单元,其将由所述数字控制振荡器所生成的时钟的频率与经倍乘的参考时钟的频率进行比较;以及
延迟代码控制单元,其基于所述频率比较单元的比较结果生成所述频率控制代码,使得由所述数字控制振荡器所生成的所述时钟的频率与所述经倍乘的参考时钟的频率匹配,
所述频率比较单元通过使用第一阈值和第二阈值确定所述时钟的频率,
所述延迟代码控制单元根据所述频率比较单元的确定结果生成所述频率控制代码,并且将所述频率控制代码输出至所述数字控制振荡器,
其中,根据倍乘因子将所述第一阈值和所述第二阈值设置为不同值;以及
其中,当所述频率比较单元确定所述时钟的频率小于所述第一阈值、或者大于所述第二阈值时,所述延迟代码控制单元生成所述频率控制代码以调整所述时钟的频率,以及当所述频率比较单元确定所述时钟的频率等于或者大于所述第一阈值、并且等于或者小于所述第二阈值时,所述延迟代码控制单元输出所述频率控制代码以维持所述时钟的当前频率,
其中所述数字控制振荡器包括:
参考电压生成电路,其生成第一参考电压和第二参考电压;以及
电流生成电路,其接收所述第一参考电压并且生成控制电流;
其中所述参考电压生成电路通过使用基于由所述参考电压生成电路和所述电流生成电路执行的温度微调的结果而生成的温度微调信息来生成所述第一参考电压和所述第二参考电压,以及
其中所述电流生成电路通过使用所述频率控制代码生成所述控制电流,所述控制电流基本上不具有温度依赖性。
2.根据权利要求1所述的锁频环电路,其中,以使得所述第一阈值和所述第二阈值之间的差值随着倍乘因子增大而增大的方式设置所述第一阈值和所述第二阈值。
3.根据权利要求1所述的锁频环电路,其中,所述数字控制振荡器还包括:
振荡电路,其接收所述第二参考电压以及所述控制电流,并且生成时钟,
所述控制电流和所述第一参考电压的温度相关性互相抵消,以及所述振荡电路具有根据所生成的时钟的频率的值控制由所述振荡电路生成的时钟的频率的功能。
4.根据权利要求1所述的锁频环电路,其中,所述振荡电路包括:
积分电路,其接收所述第二参考电压;
电压控制振荡器,其基于从所述积分电路输出的控制电压而振荡;以及
自反馈回路,用于所述积分电路以将所述第二参考电压与基于由所述电压控制振荡器所生成的时钟的频率而生成的比较电压进行比较,以及
所述振荡电路基于由所述电压控制振荡器所生成的所述时钟的频率控制所述控制电压的值。
5.根据权利要求1所述的锁频环电路,其中,在紧接在复位之后的时间与当开始正常操作时段时的时间之间的时段期间,所述FLL控制器将保持在存储器电路中的初始代码输出作为所述频率控制代码。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于瑞萨电子株式会社,未经瑞萨电子株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410155972.8/1.html,转载请声明来源钻瓜专利网。