[发明专利]采样电路模块、存储器控制电路单元及数据采样方法有效
申请号: | 201410189375.7 | 申请日: | 2014-05-06 |
公开(公告)号: | CN105099443B | 公开(公告)日: | 2018-05-25 |
发明(设计)人: | 吴仁钜;陈安忠 | 申请(专利权)人: | 群联电子股份有限公司 |
主分类号: | H03L7/081 | 分类号: | H03L7/081 |
代理公司: | 北京同立钧成知识产权代理有限公司 11205 | 代理人: | 臧建明 |
地址: | 中国台湾*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 延迟时 延迟线电路 采样电路模块 输出 存储器控制电路 参考时脉信号 第二控制信号 状态机电路 控制信号 输出电路 数据采样 延迟信号 第一控制信号 | ||
1.一种采样电路模块,其特征在于,包括:
延迟锁定回路,包括:
控制电路,用以接收参考时脉信号以输出第一控制信号;以及
延迟电路,电性连接至该控制电路,并且包括:
状态机电路,用以接收该第一控制信号,并且反应于该第一控制信号而输出第二控制信号及/或第三控制信号;
第一延迟线电路,电性连接至该状态机电路,并且用以接收该参考时脉信号与该第二控制信号以输出第一延迟时脉信号;
第二延迟线电路,电性连接至该状态机电路,并且用以接收该参考时脉信号与该第三控制信号以输出第二延迟时脉信号;以及
延迟信号输出电路,电性连接至该第一延迟线电路、该第二延迟线电路及该状态机电路,并且用以接收该第一延迟时脉信号与该第二延迟时脉信号以输出第三延迟时脉信号;以及
采样电路,电性连接至该延迟锁定回路,用以接收该第三延迟时脉信号,并且根据该第三延迟时脉信号来采样数据信号以获得采样数据,
其中当该第一延迟线电路的第一延迟级数被从第一级数调整为第二级数时,该延迟信号输出电路根据该第二延迟时脉信号输出该第三延迟时脉信号,并且当该第二延迟线电路的第二延迟级数被从第三级数调整为第四级数时,该延迟信号输出电路根据该第一延迟时脉信号输出该第三延迟时脉信号。
2.根据权利要求1所述的采样电路模块,其特征在于,该第二控制信号用以控制该第一延迟线电路的该第一延迟级数,并且该第三控制信号用以控制该第二延迟线电路的该第二延迟级数。
3.根据权利要求2所述的采样电路模块,其特征在于,该状态机电路还用以输出第四控制信号,并且该延迟信号输出电路接收该第一延迟时脉信号与该第二延迟时脉信号以输出该第三延迟时脉信号的操作包括:
接收该第一延迟时脉信号、该第二延迟时脉信号及该第四控制信号以输出该第三延迟时脉信号。
4.根据权利要求3所述的采样电路模块,其特征在于,该延迟信号输出电路包括第一开关电路与第二开关电路,该第四控制信号包括第一使能信号与第二使能信号,该第一使能信号用以控制该第一开关电路的第一开关状态,并且该第二使能信号用以控制该第二开关电路的第二开关状态。
5.根据权利要求4所述的采样电路模块,其特征在于,该延迟信号输出电路还包括相位内插电路,该相位内插电路用以接收该第一开关电路的第一输出信号及/或该第二开关电路的第二输出信号以形成该第三延迟时脉信号。
6.根据权利要求5所述的采样电路模块,其特征在于,该第一延迟线电路包括多个第一延迟单元,该第二延迟线电路包括多个第二延迟单元,该相位内插电路包括至少一第三延迟单元与至少一第四延迟单元,该至少一第三延迟单元的输入端电性连接至该第一开关电路的输出端,该至少一第四延迟单元的输入端电性连接至该第二开关电路的输出端,并且该至少一第三延迟单元的输出端与该至少一第四延迟单元的输出端电性连接至该相位内插电路的输出端。
7.根据权利要求4所述的采样电路模块,其特征在于,该第一延迟线电路的该第一延迟级数仅在该第一开关电路处于非导通状态时被改变,并且该第二延迟线电路的该第二延迟级数仅在该第二开关电路处于该非导通状态时被改变。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于群联电子股份有限公司,未经群联电子股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410189375.7/1.html,转载请声明来源钻瓜专利网。
- 上一篇:锁相环系统
- 下一篇:电荷泵电路和锁相环电路