[发明专利]垂直导电单元及其制造方法有效

专利信息
申请号: 201410207353.9 申请日: 2014-05-16
公开(公告)号: CN104168708B 公开(公告)日: 2017-06-13
发明(设计)人: 黄堂杰 申请(专利权)人: 律胜科技股份有限公司
主分类号: H05K1/02 分类号: H05K1/02;H05K3/46;G03F7/004
代理公司: 北京戈程知识产权代理有限公司11314 代理人: 程伟
地址: 中国台*** 国省代码: 台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 垂直 导电 单元 及其 制造 方法
【说明书】:

技术领域

发明关于一种印刷积层电路板的技术,具体而言,关于一种垂直导电单元及其制造方法。

背景技术

印刷电路板为各式电子用品的重要电子零件,其配线密度高、重量轻、体积小,已广泛应用于笔记型电脑、行动电话、数字照相机及液晶显示器等产品中。

随着电子产品日益轻薄化以及多功能化的趋势,印刷电路板已发展利用非机械钻孔式的积层法,而制造出孔径小于约5mm的微导孔(Micro-Via),并可搭配细线与密距而达成“高密度互连”(High Density Interconnection,HDI)。由此等方法所制得的空白微导孔可继续进行各式金属化及电镀铜制程,完成局部层间互连的盲孔与埋孔,也可塞填银膏或铜膏以取代金属化与镀铜等困难制程而完成电性连结,而层与层间则需覆盖绝缘层。

然而,前述印刷电路板随着微型化而面临许多挑战,其中不管是数字信号(Digital Signal)或者是模拟信号(Analog Signal),当其进入高速或者高频(如RF或Microwave)环境时,电磁干扰(EMI)与射频干扰(RFI)与其它各种噪声(Noise)日趋严重。当印刷电路板布线网路中的两平行线形成近端串扰(Crosstalk)或耦合(Coupling)现象时,业界采取的方法如下:(1)加装解耦合用的电容器(Decoupling capacitor)或拉宽其间距,但在密集布线的要求下,仅可减短其平行长度以降低磁场的互感与电场的互容;或(2)使绝缘层的厚度减少,使其串扰能量可接地而解决。

为制得微导孔,业界以开发多种非机械钻孔式的微导孔制造方法,最早于1989年由IBM在日本YASU工厂开发的SLC(Surface Laminar Circuits)感光成孔(Photo-Via)技术;之后又有雷射光烧孔(Laser Alblation)、电浆(Plasma)蚀孔、干式蚀孔、湿式化学蚀孔等成孔技术。上述感光成孔将感光性树脂通过感光成像制程,通过曝光、显影等步骤而形成微导孔,而此感光性树脂的选择除感光特性外,另需考量许多特性,例如需有良好的电性、良好的机械特性、因应感光制程的耐化学性、因应积层制程的耐高热性。

举例而言,针对良好电性而言,其中耐击穿电压(Dielectric Strength)需承受基本2KV电压,此耐击穿电压与绝缘层的厚度相关。现今应用的感光绝缘层为环氧树脂,然而环氧树脂如欲满足耐击穿电压的要求其厚度至少为50μm以上。许多电性较佳的聚合物则可能因其玻璃转移温度(glass transition temperature,Tg)过高,需于高温下才可进行积层制程的压合,于加工使用上不易使用。

另一方面,雷射光烧孔或电浆蚀孔的制造方法则在增层时,另外需要一通常为环氧树脂的接着层,因此其绝缘层厚度至少为32μm以上。

再者,参看图1,已知印刷积层电路板1的制造时,需先提供第一布线层11,并在其上形成第一电路12,再在该第一电路12上覆盖绝缘且已机械冲型的第一覆盖膜13,为使可进一步进行积层的制造,则需另外提供一接着层14,接着在该接着层14上置放第二布线层15,才可继续形成第二电路16,并再在该第二电路16上覆盖第二覆盖膜17,其中为使该第一电路12及该第二电路16可电性连接,则另需以雷射光烧孔使该第一覆盖膜13、接着层14、第二布线层15形成孔道,之后再利用填入、化学镀或电镀方式在该孔道内形成连接导体18以连接该第一电路12与该第二电路16,接着以该第二电路作为另一第一电路,以该第二覆盖膜作为另一第一覆盖膜,重复前述提供布线层、形成电路、覆盖膜覆盖、接着层接着、烧孔、形成连接导体等步骤,即可制得此已知印刷积层电路板1。此制造方法不仅无法降低整体印刷积层电路板的厚度,且该等繁琐的制造过程也增加制造的困难度,且多层间对位也不易,易造成短路现象,再者,在该第一覆盖膜13及该第二覆盖膜17覆盖该第一电路12及该第二电路16时,或是该接着层14粘合时,也需高温压合,也同时提高制程的困难度。

因此,本领域中亟需提出新颖的印刷积层电路板及制造方法,以此满足电子用品的发展要求。

发明内容

本发明开发一种新颖的印刷积层电路板及制造方法,其可大幅降低整体印刷积层电路板的厚度,尤其是绝缘层的厚度,并通过模组化的生产可降低印刷积层电路板的制造工序,并提高产品良率,降低短路,而可降低制造的成本。

因此,本发明提供一种垂直导电单元,其包含:

绝缘层,其包含上表面及下表面,且该绝缘层包含连接孔道贯穿所述绝缘层;

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于律胜科技股份有限公司,未经律胜科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410207353.9/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top