[发明专利]一种先进先出数据缓存器及其进行时延控制的方法在审
申请号: | 201410223298.2 | 申请日: | 2014-05-23 |
公开(公告)号: | CN105094743A | 公开(公告)日: | 2015-11-25 |
发明(设计)人: | 汪八零 | 申请(专利权)人: | 深圳市中兴微电子技术有限公司 |
主分类号: | G06F5/00 | 分类号: | G06F5/00 |
代理公司: | 北京派特恩知识产权代理有限公司 11270 | 代理人: | 张颖玲;王黎延 |
地址: | 518085 广*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 先进 数据 缓存 及其 进行 控制 方法 | ||
1.一种先进先出FIFO数据缓存器,所述FIFO数据缓存器包括输入端口、输出端口,其特征在于,所述FIFO数据缓存器还包括:控制单元、第一缓存单元、第二缓存单元;其中,
所述控制单元,用于获取自身当前的输出端口的状态信息、所述第一缓存单元的第一数据存储状态信息、以及所述第二缓存单元的第二数据存储状态信息;根据获得的输出端口的状态信息、第一数据存储状态信息及第二数据存储状态信息,确定数据的传输通路。
2.根据权利要求1所述的FIFO数据缓存器,其特征在于,所述传输通路包括第一传输通路、第二传输通路、第三传输通路、第四传输通路。
3.根据权利要求2所述的FIFO数据缓存器,其特征在于,所述FIFO数据缓存器还包括:第一多路选择单元、第二多路选择单元;
所述第一传输通路由输入端口、第二多路选择单元、输出端口依次连接;
所述第二传输通路由输入端口、第一多路选择单元、第二缓存单元、第二多路选择单元、输出端口依次连接;
所述第三传输通路由输入端口、第一缓存单元、第一多路选择单元、第二缓存单元、第二多路选择单元、输出端口依次连接;
所述第四传输通路由输入端口、第一缓存单元、第二多路选择单元、输出端口依次连接。
4.根据权利要求2或3所述的FIFO数据缓存器,其特征在于,所述控制单元具体用于:
预设所述第一缓存单元的时延大于所述第二缓存单元的时延;
在传输数据时,若自身当前的输出端口的状态为通路状态,第一数据存储状态为空状态及第二数据存储状态为空状态,则确定通过第一传输通路传输数据;
若自身当前的输出端口的状态为非通路状态,第一数据存储状态为空状态及第二数据存储状态为空状态,则确定通过第二传输通路传输数据;
若自身当前的输出端口状态为非通路状态,第一数据存储状态为非空状态,第二数据存储状态为空状态,则确定通过第三数据传输通路传输数据;
若自身当前的输出端口的状态为通路状态,第一数据存储状态为非空状态,且当前时钟脉冲周期的前一时钟脉冲周期有数据从第三数据传输通路或者第四传输通路到达输出端口,则确定通过第四数据传输通路传输数据。
5.根据权利要求3所述的FIFO数据缓存器,其特征在于,所述第一多路选择单元及所述第二多路选择单元采用多路选择器实现。
6.根据权利要求1所述的FIFO数据缓存器,其特征在于,所述第一缓存单元采用RAM或SSRAM实现;所述第二缓存单元采用寄存器实现。
7.一种FIFO数据缓存器进行时延控制的方法,其特征在于,所述方法包括:
FIFO数据缓存器获取自身当前的输出端口的状态信息、第一数据存储状态信息及第二数据存储状态信息;根据获得的输出端口状态信息、第一数据存储状态信息及第二数据存储状态信息,确定数据的传输通路。
8.根据权利要求7所述的方法,其特征在于,所述传输通路包括第一传输通路、第二传输通路、第三传输通路、第四传输通路。
9.根据权利要求8所述的方法,其特征在于,所述FIFO数据缓存器包括输入端口、输出端口、控制单元、第一缓存单元、第二缓存单元、第一多路选择单元和第二多路选择单元;
所述第一传输通路由输入端口、第二多路选择单元、输出端口依次连接;
所述第二传输通路由输入端口、第一多路选择单元、第二缓存单元、第二多路选择单元、输出端口依次连接;
所述第三传输通路由输入端口、第一缓存单元、第一多路选择单元、第二缓存单元、第二多路选择单元、输出端口依次连接;
所述第四传输通路由输入端口、第一缓存单元、第二多路选择单元、输出端口依次连接。
10.根据权利要求8或9所述的方法,其特征在于,所述方法还包括:预设所述第一缓存单元的时延大于所述第二缓存单元的时延;
所述根据获得的输出端口的状态信息、第一数据存储状态信息及第二数据存储状态信息,确定数据的传输通路,包括:
在传输数据时,若自身当前的输出端口的状态为通路状态,第一数据存储状态为空状态及第二数据存储状态为空状态,则确定通过第一传输通路传输数据;
若自身当前的输出端口的状态为非通路状态,第一数据存储状态为空状态及第二数据存储状态为空状态,则确定通过第二传输通路传输数据;
若自身当前的输出端口的状态为非通路状态,第一数据存储状态为非空状态,第二数据存储状态为空状态,则确定通过第三数据传输通路传输数据;
若自身当前的输出端口的状态为通路状态,第一数据存储状态为非空状态,且当前时钟脉冲周期的前一时钟脉冲周期有数据从第三数据传输通路或者第四传输通路到达输出端口,则确定通过第四数据传输通路传输数据。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳市中兴微电子技术有限公司,未经深圳市中兴微电子技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410223298.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:指令缓冲与对齐缓冲装置及其操作方法
- 下一篇:一种多屏显示系统和方法
- 数据显示系统、数据中继设备、数据中继方法、数据系统、接收设备和数据读取方法
- 数据记录方法、数据记录装置、数据记录媒体、数据重播方法和数据重播装置
- 数据发送方法、数据发送系统、数据发送装置以及数据结构
- 数据显示系统、数据中继设备、数据中继方法及数据系统
- 数据嵌入装置、数据嵌入方法、数据提取装置及数据提取方法
- 数据管理装置、数据编辑装置、数据阅览装置、数据管理方法、数据编辑方法以及数据阅览方法
- 数据发送和数据接收设备、数据发送和数据接收方法
- 数据发送装置、数据接收装置、数据收发系统、数据发送方法、数据接收方法和数据收发方法
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置
- 数据发送方法、数据再现方法、数据发送装置及数据再现装置