[发明专利]基于JESD204协议的IP核有效
申请号: | 201410236120.1 | 申请日: | 2014-05-30 |
公开(公告)号: | CN104063342B | 公开(公告)日: | 2017-01-11 |
发明(设计)人: | 张峰;覃超;王战江;周兴建 | 申请(专利权)人: | 中国电子科技集团公司第十研究所 |
主分类号: | G06F13/20 | 分类号: | G06F13/20 |
代理公司: | 成飞(集团)公司专利中心51121 | 代理人: | 郭纯武 |
地址: | 610036 四川*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 基于 jesd204 协议 ip | ||
技术领域
本发明涉及一种能够实现AD采样数据串行传输协议JESD204协议的IP核。
背景技术
AD采样技术广泛用于航空、航天及地面通信设备中,在通信终端捕获到特定频段(如Ka/Ku频段,U/V频段等)信息时,需要对接收数据完成二次下变频,以恢复出数字基带数据。第一次下变频在通信终端信道模块内实现(通常由GHz变频MHz);第二次下变频,即通过高速AD采样技术,把MHz级模拟信号转换为数字信号后,完成解调。采样数据传输时,通常采用并行传输,即采样数据通过多位数据线进行传输,如AD9244,为14位采样精度ADC,它需要14bit(D0-D13)数据线传输,还需要相应的时钟(2bit)、使能(1bit)、控制(2bit)及状态指示(2bit)配合,即完成一个采样点数据传输,至少需要21bit信号线配合。这样带来的问题主要有二个:
1.由于数据为并行传输,并行传输必然存在码间的串扰和同步问题,故通常采样并行传输方式的模数转换器ADC芯片的采样频率不会高于100MHz,目前应用成熟的AD9244最高采样频率也只有65MHz,不能满足某些对高精度模数转换器ADC有需求的应用场合,如SAR雷达及宽带链;
2.数据并行传输时需要众多的信号线配合,故通常并行模数转换器ADC芯片,是单通道的,若需要实现多通道AD采样,只能采用多片模数转换器ADC芯片堆叠的方式,面积及体积大,不适于在空间受限的航空航天机载及星载环境中应用。
基于上述二个致命的缺点,JEDEC国际组织推出的AD/DA采样数据传输标准―JESD204,采用串行传输方式,减少了高速数据转换器(模数转换器ADC/DAC)与FPGA等处理器之间的数据传输接口以解决AD采样数据并行传输时的码间串扰和同步问题,且符合机载通信终端小型化的设计趋势。但JESD204协议目前在国内尚未有实现(通过文献查找方式核实),只掌握在国外少数几个公司之中,且以高价、通过网表文件(ngc文件)提供给国内的客户使用,增加了工程研制成本,不利于技术的升级。
发明内容
本发明的任务是针对现有技术AD采样数据并行传输方式存在的不足,提供一种抗干扰能力强、传输速率高、不受码间串扰和同步影响、符合机载通信终端小型化设计趋势的AD采样数据串行传输方式,能够支持目前最高为12.5Gbps接收速度,且可根据器件升级,进一步提升接收速度的JESD204协议的IP核。
本发明的上述目的可以通过以下措施来达到,一种基于JESD204协议的IP核,包括:利用可编程逻辑门阵列FPGA芯片实现JESD204IP的物理层、利用VHDL语言实现JESD204IP核的协议层,协议层基于用户输入时钟User_clk,利用时钟产生单元clk_gen产生所有其它功能单元所需的输入时钟,FPGA内含多个GTX接口,每个GTX接口通过与模数转换器ADC芯片之间的一对差分信号线,以串行方式接收数据,其特征在于:通过复位功能单元RESET逻辑控制产生复位信号RST,经接收控制状态机Rec_data_fsm产生控制信号control,以控制接收数据状态转换;物理层调用FPGA内高速串行收发器GTX,接收以差分电平形式串行传输来的AD采样数据AD_data_in,将转换出的并行数据AD_data_in送入数据错误检测功能单元Err_detector进行错误检测,并送入K码检测功能单元K_detector检测K码,K28.5,把检测到的K码送给K码计数功能单元K_count进行计数;链路同步功能单元Sync_fsm根据K码检测功能单元的检测结果判断高速串行模数转换AD传输链路的同步状态,AD传输链路同步后以Sync_out信号表示,数据延时功能单元Data_dly则将来自GTX的数据进行延时处理,把延时处理数据提供给K码代替功能单元K_replace,当K_replace检测到当前数据中含有特定数据K28.7字符,用前一个数据的低位字节代替特定数据K28.7字符,处理后的数据输出以data_out表示。
本发明相比于现有技术具有如下有益效果:
本发明FPGA通过与模数转换器ADC芯片之间的一对差分信号线,以串行方式接收数据,摈弃了传统的通过多位数据线,并行的传输方式,有效地避免了并行传输时的串扰问题,降低了数据的误码率;该IP核符合JESD204协议,IP核能够支持的接收速度目前最高为12.5Gbps,且可根据器件升级,进一步提升接收速度。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国电子科技集团公司第十研究所,未经中国电子科技集团公司第十研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410236120.1/2.html,转载请声明来源钻瓜专利网。
- 上一篇:一种星载CAN总线即插即用方法
- 下一篇:一种基于数据属性的加密方法和系统