[发明专利]一种基于FPGA实现DSP与PC借助PCIE总线进行通信的通信装置与通信方法有效
申请号: | 201410267837.2 | 申请日: | 2014-06-16 |
公开(公告)号: | CN104050133B | 公开(公告)日: | 2017-04-26 |
发明(设计)人: | 王强;王彬彬;鲁恩萌;尹钊;刘义鹏 | 申请(专利权)人: | 哈尔滨工业大学 |
主分类号: | G06F13/40 | 分类号: | G06F13/40 |
代理公司: | 哈尔滨市松花江专利商标事务所23109 | 代理人: | 张利明 |
地址: | 150001 黑龙*** | 国省代码: | 黑龙江;23 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 fpga 实现 dsp pc 借助 pcie 总线 进行 通信 装置 方法 | ||
技术领域
本发明属于通信技术领域。
背景技术
PCI Express是新一代的总线接口,一种用于取代PCI总线和ISA总线的多通道通用I/O互联技术,被称为第三代I/O总线技术。目前嵌入式DSP板卡通过PCIE总线与PC进行通信主要有三种方式:
1、借助专用的PCIE接口芯片;
2、借助DSP芯片自带的PCIE接口;
3、采用FPGA实现PCIE接口;
然而,借助专用的PCIE接口芯片进行通信时,会存在增加电路设计复杂度的问题;借助DSP芯片自带的PCIE接口存在DSP对接口进行通信时,会产生控制复杂的问题,而现有的采用FPGA实现PCIE接口的方案,又会存在模块化不足的问题。
发明内容
本发明是为了解决现有嵌入式DSP板卡与PC之间实现通过PCIE总线通信缺乏灵活性的问题,现提供一种基于FPGA实现DSP与PC借助PCIE总线进行通信的通信装置与通信方法。
一种基于FPGA实现DSP与PC借助PCIE总线进行通信的通信装置,它包括:FPGA;
DSP的DSP逻辑信号输出端连接FPGA的DSP逻辑信号输入端,DSP的DSP逻辑信号输入输出端连接FPGA的DSP逻辑信号输入输出端,FPGA的PCIE总线信号输入输出端连接PC的信号输入输出端;
所述FPGA包括:DSP接口逻辑模块、共享存储器接口逻辑模块和PCIE接口逻辑模块;
DSP接口逻辑模块的DSP逻辑信号输入端作为FPGA的DSP逻辑信号输入端,DSP接口逻辑模块的DSP逻辑信号输入输出端作为FPGA的DSP逻辑信号输入输出端,PCIE接口逻辑模块的PCIE逻辑信号输入输出端作为FPGA的PCIE总线信号输入输出端;
DSP接口逻辑模块的中断信号输出端连接共享存储器接口逻辑模块的一个中断信号输入端,DSP接口逻辑模块的存储信号输入输出端连接共享存储器接口逻辑模块的一个存储信号输入输出端,DSP接口逻辑模块的中断触发信号输入端连接共享存储器接口逻辑模块的一个中断触发信号输出端;
共享存储器接口逻辑模块的另一个中断触发信号输出端连接PCIE接口逻辑模块的中断触发信号输入端,共享存储器接口逻辑模块的另一个存储信号输入输出端连接PCIE接口逻辑模块的存储信号输入输出端,共享存储器接口逻辑模块的另一个中断信号输入端连接PCIE接口逻辑模块的中断信号输出端;
DSP接口逻辑模块包括:DSP存储器映射逻辑模块和DSP中断管理逻辑模块;
DSP存储器映射逻辑模块的DSP逻辑信号输入端作为DSP接口逻辑模块的DSP逻辑信号输入端,DSP存储器映射逻辑模块的中断信号输出端作为DSP接口逻辑模块的中断信号输出端,DSP存储器映射逻辑模块的存储信号输入输出端作为DSP接口逻辑模块的存储信号输入输出端;
DSP中断管理逻辑模块的DSP逻辑信号输入输出端作为DSP接口逻辑模块的DSP逻辑信号输入输出端,DSP中断管理逻辑模块的中断触发信号输入端作为DSP接口逻辑模块的中断触发信号输入端;
共享存储器接口逻辑模块包括:DSP中断产生逻辑模块、双端口存储器和PC中断产生逻辑模块;
DSP中断产生逻辑模块的中断信号输入端作为共享存储器接口逻辑模块的一个中断信号输入端,DSP中断产生逻辑模块的中断触发信号输出端作为共享存储器接口逻辑模块的另一个中断触发信号输出端;
双端口存储器的一个存储信号输入输出端作为共享存储器接口逻辑模块的一个存储信号输入输出端,双端口存储器的另一个存储信号输入输出端作为共享存储器接口逻辑模块的另一个存储信号输入输出端;
PC中断产生逻辑模块的中断触发信号输出端作为共享存储器接口逻辑模块的一个中断触发信号输出端,PC中断产生逻辑模块的中断信号输入端作为共享存储器接口逻辑模块的另一个中断信号输入端;
PCIE接口逻辑模块包括:PCIE中断转换逻辑模块、PCIE存储器映射逻辑模块和PCIE协议IP核模块;
PCIE中断转换逻辑模块的中断触发信号输入端作为PCIE接口逻辑模块的中断触发信号输入端,PCIE中断转换逻辑模块的存储信号输入输出端作为PCIE接口逻辑模块的存储信号输入输出端,PCIE中断转换逻辑模块的中断信号输出端作为PCIE接口逻辑模块的中断信号输出端;PCIE协议IP核模块的PCIE总线信号输入输出端作为PCIE接口逻辑模块的PCIE总线信号输入输出端;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于哈尔滨工业大学,未经哈尔滨工业大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410267837.2/2.html,转载请声明来源钻瓜专利网。