[发明专利]多相时钟发生器实现高分辨率的方法有效
申请号: | 201410290349.3 | 申请日: | 2014-06-25 |
公开(公告)号: | CN104135282B | 公开(公告)日: | 2017-12-05 |
发明(设计)人: | 宁宁;杨畅;唐睿;曹英帅;李靖;吴霜毅;刘洋;于奇 | 申请(专利权)人: | 电子科技大学 |
主分类号: | H03L7/18 | 分类号: | H03L7/18 |
代理公司: | 成都虹桥专利事务所(普通合伙)51124 | 代理人: | 刘世平 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 多相 时钟发生器 实现 高分辨率 方法 | ||
1.多相时钟发生器实现高分辨率的方法,其特征在于,包括如下步骤:
鉴相器通过比较参考时钟与反馈时钟之间的相位产生UP或DN信号,UP和DN信号分别控制着电荷泵对低通滤波器充放电的时间;
电荷泵根据UP和DN信号对低通滤波器充放电,把鉴相器的输出信号转换成控制电压,在电荷泵中,调整充电电流IUP大于放电电流IDN,由于低通滤波器对电流的积分,控制电压增大,反馈时钟的延迟时间随之增加,从而使得反馈时钟与参考时钟之间产生相位差,增大放电时间,减小控制电压的变化,锁相环环路经过多次调节后,最终达到锁定状态;
设定多相时钟发生器初始状态时电压控制延迟线中每个电压控制延迟单元的延迟时间为最小延迟时间Tmin,反馈时钟延迟时间TD满足(N-1)Ts<TD<NTs,其中Tmin满足Ts为参考时钟周期,N为电压控制延迟线中电压控制延迟单元的数量。
2.如权利要求1所述的多相时钟发生器实现高分辨率的方法,其特征在于,环路锁定后,反馈时钟延迟时间TD=NTs+Δt,即每个电压控制延迟单元的延迟时间为多相时钟发生器实现的分辨率,Δt为参考时钟上升沿与反馈时钟上升沿的相位误差,其通过公式
计算得到,其中TP是UP信号的脉冲宽度,即充电电流IUP的充电时间,ΔI=IUP-IDN,IUP为电荷泵充电电流,IDN为电荷泵放电电流。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410290349.3/1.html,转载请声明来源钻瓜专利网。