[发明专利]一种双沿触发驱动逻辑系统及抵抗能量分析攻击的方法有效
申请号: | 201410382777.9 | 申请日: | 2014-08-06 |
公开(公告)号: | CN104200178B | 公开(公告)日: | 2017-03-08 |
发明(设计)人: | 荆继武;屠晨阳;刘泽艺;刘宗斌;马原;高能 | 申请(专利权)人: | 中国科学院信息工程研究所 |
主分类号: | G06F21/71 | 分类号: | G06F21/71 |
代理公司: | 北京德琦知识产权代理有限公司11018 | 代理人: | 牛峥,王丽琴 |
地址: | 100195 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 触发 驱动 逻辑 系统 抵抗 能量 分析 攻击 方法 | ||
1.一种双沿触发驱动逻辑系统,其特征在于,包括信号源、控制单元和驱动逻辑电路和驱动逻辑补偿电路;
所述控制单元用于接收外部复位信号和时钟信号,并当外部复位信号有效时使所述信号源、驱动逻辑电路和驱动逻辑补偿电路处于复位状态;当外部复位信号无效且时钟信号为上升沿时,所述信号源、驱动逻辑电路和驱动逻辑补偿电路处于工作状态,当外部复位信号无效且时钟信号为下降沿时,使所述信号源、驱动逻辑电路和驱动逻辑补偿电路处于复位状态;
所述信号源用于在处于工作状态时向所述驱动逻辑电路提供第一输入信号,向所述驱动逻辑补偿电路提供第二输入信号,所述第一输入信号与所述第二输入信号互补;
所述驱动逻辑电路用于接收第一输入信号,并根据所述第一输入信号计算生成第一输出信号;所述驱动逻辑补偿电路用于接收所述第二输入信号,并根据所述第二输入信号计算生成第二输出信号;所述第一输出信号与所述第二输出信号互补。
2.根据权利要求1所述的系统,其特征在于,所述控制单元包括外部时钟信号输入端CLK、外部复位信号输入端RST、低电平端、时钟信号输出端Work、复位信号输出端PreC以及或非门、第一、第二、第三或门;
其中,外部时钟信号输入端CLK与低电平端分别连接或非门的输入端和第一或门OR1的输入端;所述或非门输出端与外部复位信号输入端RST连接第二或门OR2的输入端;所述第一或门OR1的输出端与低电平端连接第三或门OR3的输入端;所述第二或门OR2的输出端连接所述复位信号输出端PreC;所述第三或门OR3的输出端连接所述时钟信号输出端Work。
3.根据权利要求2所述的系统,其特征在于,所述信号源包括用于产生所述第一输入信号的第一信号源和用于产生所述第二输入信号的第二信号源;
所述第一信号源包括第一复位信号接收端RST1、第一时钟信号接收端CLK1和第一输入信号输出端LS,所述第一复位信号接收端RST1与所述复位信号输出端PreC连接,所述第一时钟信号接收端CLK1与所述时钟信号输出端Work连接;
所述第二信号源包括第二复位信号接收端RST2、第二时钟信号接收端CLK2和第二输入信号输出端CLS,所述第二复位信号接收端RST2与所述复位信号输出端PreC连接,所述第二时钟信号接收端CLK2与所述时钟信号输出端Work连接。
4.根据权利要求3所述的系统,其特征在于,所述驱动逻辑电路包括第一输入信号接收端LCin、第三复位信号接收端RST3和驱动逻辑电路输出端LCout;所述驱动逻辑补偿电路包括第二输入信号接收端CLCin、第四复位信号接收端RST4和驱动逻辑电路输出端CLCout;
所述第一输入信号接收端LCin与所述第一输入信号输出端LS连接;所述第二信号输入信号接收端CLCin与所述第二输入信号输出端CLS连接;所述第三复位信号接收端RST3与所述复位信号输出端PreC连接;所述第四复位信号接收端RST4与所述复位信号输出端PreC连接。
5.根据权利要求4所述的系统,其特征在于,所述驱动逻辑电路为异或门电路时,所述驱动逻辑补偿电路为异或非门电路。
6.根据权利要求4所述的系统,其特征在于,所述驱动逻辑电路为非门电路时,所述驱动逻辑补偿电路为非门电路。
7.根据权利要求4所述的系统,其特征在于,所述驱动逻辑电路为与门电路时,所述驱动逻辑补偿电路为与非门电路。
8.根据权利要求4所述的系统,其特征在于,所述驱动逻辑电路为或门电路时,所述驱动逻辑补偿电路为或非门电路。
9.一种基于权利要求1-8任一项所述系统的抵抗能量分析攻击的方法,其特征在于,包括:
当外部复位信号有效时,控制单元向信号源、驱动逻辑电路和驱动逻辑补偿电路发送有效的复位信号;
当外部复位信号无效时,在时钟信号为上升沿时,所述控制单元向信号源、驱动逻辑电路和驱动逻辑补偿电路发送时钟信号和无效的复位信号;所述信号源处于工作状态,向所述驱动逻辑补偿电路提供第二输入信号,所述第一输入信号与所述第二输入信号互补;所述驱动逻辑电路接收第一输入信号,并根据所述第一输入信号生成第一输出信号;所述驱动逻辑补偿电路接收第二输入信号,并根据所述第二输入信号计算生成第二输出信号;所述第一输出信号与所述第二输出信号互补;
当外部复位信号无效时,在时钟信号为下降沿时,控制单元向信号源、驱动逻辑电路和驱动逻辑补偿电路发送时钟信号和有效的复位信号。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院信息工程研究所,未经中国科学院信息工程研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410382777.9/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种双界面智能IC卡读卡器
- 下一篇:一种移动医疗敏感数据加密方法