[发明专利]芯片封装结构以及芯片封装结构的制作方法在审
申请号: | 201410403960.2 | 申请日: | 2014-08-15 |
公开(公告)号: | CN105280577A | 公开(公告)日: | 2016-01-27 |
发明(设计)人: | 李立钧;蔡嘉益 | 申请(专利权)人: | 南茂科技股份有限公司;百慕达南茂科技股份有限公司 |
主分类号: | H01L23/31 | 分类号: | H01L23/31;H01L23/498;H01L21/50;H01L21/56;G06K9/00 |
代理公司: | 上海专利商标事务所有限公司 31100 | 代理人: | 徐洁晶 |
地址: | 中国台湾新竹县*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 芯片 封装 结构 以及 制作方法 | ||
技术领域
本发明是有关于一种半导体封装结构以及半导体封装结构的制作方法,且特别是有关于一种指纹感测芯片封装结构以及指纹感测芯片封装结构的制作方法。
背景技术
指纹感测封装构造能附加装设于各式的电子产品,例如移动电话、笔记型电脑、平板电脑等,用以辨认使用者的指纹。目前指纹辨识器已可利用半导体工艺制作并加以封装,不同于传统的IC封装,指纹感测芯片应具有外露的感测区,方可辨识指纹。
一般而言,指纹感测封装构造主要包含基板、指纹感测芯片以及填充胶体。指纹感测芯片的有源面上具有感测区,其中,指纹感测芯片设置在基板的上表面,并例如通过金线电性连接指纹感测芯片的焊垫至基板上的信号传输线路。填充胶体形成于指纹感测芯片表面的局部以包覆金线,但由于指纹感测区为裸露状态,因此容易因碰撞而损坏或受潮。并且,为防止金线外露,填充胶体的厚度较厚,因而导致指纹感测区与胶体表面的高度差增加,甚而导致指纹辨识的灵敏度降低。
发明内容
本发明提供一种芯片封装结构,其具有覆盖指纹感测线路的图案化介电层,此图案化介电层的厚度可薄化且厚度均匀,并可提升指纹辨识的灵敏度。
本发明提供一种芯片封装结构的制作方法,其所制作出的芯片封装结构具有覆盖指纹感测线路的图案化介电层,此图案化介电层的厚度可薄化且厚度均匀,并可提升指纹辨识的灵敏度。
本发明的芯片封装结构包括可挠性基材、图案化线路层、指纹感测芯片、多个凸块、图案化介电层及填充胶层。图案化线路层设置于可挠性基材上并包括指纹感测线路以及多个接点。指纹感测芯片设置于可挠性基材上并电性连接指纹感测线路。指纹感测芯片包括有源表面、背面及多个设置于有源表面的焊垫。凸块设置于指纹感测芯片与图案化线路层之间,以分别电性连接焊垫与接点。图案化介电层包括相对的第一表面及第二表面。图案化介电层以第一表面至少覆盖指纹感测线路。第二表面具有指纹感应区。填充胶层填充于可挠性基材与指纹感测芯片之间,并包覆凸块。
本发明的芯片封装结构的制作方法包括下列步骤。首先,提供可挠性基材。接着,形成导电层于可挠性基材上。接着,对导电层进行图案化工艺,以形成图案化线路层于可挠性基材上。图案化线路层包括指纹感测线路。接着,形成介电层于可挠性基材上。介电层覆盖图案化线路层。之后,对介电层进行图案化工艺,以形成图案化介电层。图案化介电层包括相对的第一表面以及第二表面,图案化介电层以第一表面至少覆盖指纹感测线路,第二表面具有指纹感应区。接着,设置指纹感测芯片于可挠性基材上,并通过多个凸块将指纹感测芯片电性连接至指纹感测线路。接着,填充填充胶层于可挠性基材与指纹感测芯片之间,填充胶层包覆凸块。
在本发明的一实施例中,上述的可挠性基材的厚度大于图案化介电层的厚度。
在本发明的一实施例中,上述的图案化介电层的厚度实质上不大于10微米。
在本发明的一实施例中,上述的图案化介电层的厚度实质上介于4至8微米。
在本发明的一实施例中,上述的芯片封装结构更包括种子层,设置于可挠性基材与图案化线路层之间。
在本发明的一实施例中,上述的图案化介电层以及可挠性基材的材料包括聚酰亚胺。
在本发明的一实施例中,上述的填充胶层包括底部填充胶、非导电性胶、非导电性薄膜、各向异性导电胶或各向异性导电薄膜。
在本发明的一实施例中,上述的形成导电层于可挠性基材上的步骤更包括:形成种子层于可挠性基材上,以及以种子层做为电极进行电镀工艺,以形成导电层于可挠性基材上。
在本发明的一实施例中,上述的对导电层进行图案化工艺的步骤更包括:对导电层以及种子层进行图案化工艺。
在本发明的一实施例中,上述的对介电层进行图案化工艺的步骤包括光刻蚀刻工艺。
在本发明的一实施例中,上述的设置指纹感测芯片于可挠性基材上的方法包括热压合。
在本发明的一实施例中,上述的设置指纹感测芯片于可挠性基材上的方法包括通过压合将指纹感测芯片设置于可挠性基材上,并在压合的过程中施加超声波震荡。
基于上述,本发明例如通过光刻蚀刻工艺来形成覆盖指纹感测线路的图案化介电层,以防止指纹感测线路损坏或受潮。如此,由于图案化介电层的厚度可由光阻层所控制,因而得以形成厚度较薄且厚度均匀的图案化介电层,进而可提升指纹辨识的灵敏度。
为让本发明的上述特征和优点能更明显易懂,下文特举实施例,并配合所附附图作详细说明如下。
附图说明
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南茂科技股份有限公司;百慕达南茂科技股份有限公司,未经南茂科技股份有限公司;百慕达南茂科技股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410403960.2/2.html,转载请声明来源钻瓜专利网。
- 上一篇:电子封装组件
- 下一篇:具有残余应力层的半导体封装件及其制造方法