[发明专利]一种基于时钟管理器和FPGA的串行/解串器时钟源有效
申请号: | 201410484193.2 | 申请日: | 2014-09-19 |
公开(公告)号: | CN104267638B | 公开(公告)日: | 2017-01-25 |
发明(设计)人: | 倪建军;赵建伟;王建宇;于双江;荣鹏;张磊;林为秀;闫静纯;苏浩航;程甘霖;郭宇琨 | 申请(专利权)人: | 北京空间机电研究所 |
主分类号: | G05B19/042 | 分类号: | G05B19/042 |
代理公司: | 中国航天科技专利中心11009 | 代理人: | 臧春喜 |
地址: | 100076 北京市丰*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 时钟 管理器 fpga 串行 解串器 | ||
1.一种基于时钟管理器和FPGA的串行/解串器时钟源,其特征在于:包括FPGA、第一时钟管理器、第二时钟管理器、第一开关组、第二开关组、第一差分信号转单端信号器件以及第二差分信号转单端信号器件;
所述第一开关组和第二开关组均包括N个开关;
外部主份时钟输出的差分时钟信号经第一差分信号转单端信号器件转变为主份单端时钟信号MCLK_Z,外部备份时钟输出的差分时钟信号经第二差分信号转单端信号器件转变为备份单端时钟信号MCLK_B,MCLK_Z和MCLK_B均通过FPGA的全局时钟管脚输出给FPGA;
FPGA一方面对主份单端时钟信号MCLK_Z或备份单端时钟信号MCLK_B进行处理,得到同频同相位的时钟信号,并通过FPGA的全局时钟管脚将该时钟信号分别输出给第一时钟管理器和第二时钟管理器,同时FPGA分别向第一时钟管理器和第二时钟管理器输出配置信息;另一方面,FPGA对输入的主份单端时钟信号MCLK_Z或备份单端时钟信号MCLK_B进行逻辑处理得到N路同相位同频率或同相位分频后的时钟信号,通过第一开关组中的N个开关向外输出;
第一时钟管理器和第二时钟管理器根据接收的FPGA配置信息及时钟信号共得到N路同相位同频率或同相位分频后的时钟信号,并通过第二开关组中的N个开关向外输出,其中N为串行/解串器的数量;
第一开关组中的一个开关和第二开关组中的一个开关并联连接后与一个串行/解串器连接,用于为该串行/解串器提供FPGA输出的时钟信号或时钟管理器输出的信号,所述时钟管理器为第一时钟管理器或第二时钟管理器。
2.根据权利要求1所述的一种基于时钟管理器和FPGA的串行/解串器时钟源,其特征在于:所述第一时钟管理器和第二时钟管理器均为分频时钟管理器。
3.根据权利要求1所述的一种基于时钟管理器和FPGA的串行/解串器时钟源,其特征在于:所述FPGA输出给第一时钟管理器和第二时钟管理器的时钟信号均包括主份时钟信号和备份时钟信号。
4.根据权利要求1所述的一种基于时钟管理器和FPGA的串行/解串器时钟源,其特征在于:所述FPGA通过SPI协议向第一时钟管理器和第二时钟管理器发送配置信息,完成第一时钟管理器和第二时钟管理器内部寄存器的配置。
5.根据权利要求1所述的一种基于时钟管理器和FPGA的串行/解串器时钟源,其特征在于:所述第一时钟管理器或第二时钟管理器锁相环完成锁定后,向FPGA反馈锁定标识信号,以便FPGA进行后续的数据传输;另外FPGA还向第一时钟管理器和第二时钟管理器发送复位或掉电模式指令,以使第一时钟管理器和第二时钟管理器复位或进入低功耗模式。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京空间机电研究所,未经北京空间机电研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410484193.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种缓冲干式电抗器温度骤变的自动反馈控制系统
- 下一篇:自补偿压延辊底托装置