[发明专利]一种粗调和细调相结合的环形压控振荡器电路在审
申请号: | 201410521369.7 | 申请日: | 2014-09-30 |
公开(公告)号: | CN104300972A | 公开(公告)日: | 2015-01-21 |
发明(设计)人: | 高海军;孙玲玲 | 申请(专利权)人: | 杭州电子科技大学 |
主分类号: | H03L7/099 | 分类号: | H03L7/099 |
代理公司: | 杭州求是专利事务所有限公司 33200 | 代理人: | 杜军 |
地址: | 310018 浙*** | 国省代码: | 浙江;33 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 调和 调相 结合 环形 压控振荡器 电路 | ||
1.一种粗调和细调相结合的环形压控振荡器电路,包括四级延迟单元,其特征在于:每级延迟单元包括四个NMOS管、四个PMOS管和一个开关电阻阵列;
所述的开关电阻阵列包括并联的多个开关单元,每个开关单元包括前开关电阻、后开关电阻和开关,前开关电阻的一端与开关的一端连接,后开关电阻的一端与开关的另一端连接;每个开关单元中的前开关电阻的另一端与第一NMOS管的漏极、第三NMOS管的漏极、第一PMOS管的漏极、第三PMOS管的漏极连接,作为延迟单元的反相输出端;每个开关单元中的后开关电阻的另一端与第二NMOS管的漏极、第四NMOS管的漏极、第二PMOS管的漏极、第四PMOS管的漏极连接,作为延迟单元的同相输出端;第一NMOS管的栅极作为延迟单元的第一同相输入端,第二NMOS管的栅极作为延迟单元的第一反相输入端;第一PMOS管的栅极作为延迟单元的第二反相输入端;第二PMOS管的栅极作为延迟单元的第二同相输入端;第三NMOS管的源极与第四PMOS管的栅极连接,第四NMOS管的源极与第三PMOS管的栅极连接;第三NMOS管的栅极和第四NMOS管的栅极连接,作为外部电压控制端;第一PMOS管、第二PMOS管、第三PMOS管和第四PMOS管的源极连接外部电源电压VDD,第一NMOS管、第二NMOS管的源极接地。
2.根据权利要求1所述的一种粗调和细调相结合的环形压控振荡器电路,其特征在于:第一级延迟单元的第一同相输入端、第四级延迟单元的同相输出端、第二级延迟单元的第二同相输入端连接;第一级延迟单元的第一反相输入端、第四级延迟单元的反相输出端、第二级延迟单元的第二反相输入端连接;第二级延迟单元的第一同相输入端、第一级延迟单元的反相输出端、第三级延迟单元的第二同相输入端连接;第二级延迟单元的第一反相输入端、第一级延迟单元的同相输出端、第三级延迟单元的第二反相输入端连接;第三级延迟单元的第一同相输入端、第二级延迟单元的反相输出端、第四级延迟单元的第二同相输入端连接;第三级延迟单元的第一反相输入端、第二级延迟单元的同相输出端、第四级延迟单元的第二反相输入端连接;第四级延迟单元的第一同相输入端、第三级延迟单元的反相输出端、第一级延迟单元的第二反相输入端连接,作为环形振荡器的反相输出端;第四级延迟单元的第一反相输入端、第三级延迟单元的同相输出端、第一级延迟单元的第二同相输入端连接,作为环形振荡器的同相输出端;第一级延迟单元、第二级延迟单元、第三级延迟单元、第四级延迟单元中的每个开关接外部数字控制信号;第一级延迟单元的外部电压控制端与第二级延迟单元的外部电压控制端、第三级延迟单元的外部电压控制端、第四级延迟单元中的外部电压控制端连接并作为环形压控振荡器的电压控制端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于杭州电子科技大学,未经杭州电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410521369.7/1.html,转载请声明来源钻瓜专利网。