[发明专利]一种实现多通道模数转换器同步的方法有效
申请号: | 201410571383.8 | 申请日: | 2014-10-23 |
公开(公告)号: | CN104378114B | 公开(公告)日: | 2017-12-22 |
发明(设计)人: | 朱圣棋;全英汇;王金龙;李亚超;崔俊鹏;姚鑫东;徐瑞 | 申请(专利权)人: | 西安电子科技大学 |
主分类号: | H03M1/12 | 分类号: | H03M1/12 |
代理公司: | 西安睿通知识产权代理事务所(特殊普通合伙)61218 | 代理人: | 惠文轩 |
地址: | 710071*** | 国省代码: | 陕西;61 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 实现 通道 转换器 同步 方法 | ||
1.一种实现多通道模数转换器同步的方法,其特征在于,包括以下步骤:
步骤1,利用FPGA芯片配置多通道模数转换器,使其工作于多通道测试模式;多通道模数转换器的通道数为N,多通道模数转换器的通道数的N个通道分别表示为第1通道至第N通道;
步骤2,多通道模数转换器工作于多通道测试模式时,生成对应的数据差分对和随路时钟差分对,多通道模数转换器将每个通道的数据差分对和每个通道的随路时钟差分对发送至FPGA芯片;FPGA芯片将第i通道的随路时钟差分对转换为第i通道单端时钟信号,i取1至N;FPGA芯片将第i通道的数据差分对转换为第i通道单端数据信号;
步骤3,FPGA芯片对第i通道单端数据信号的每个数据位配置对应的延时值,FPGA芯片根据第i通道单端数据信号的每个数据位配置对应的延时值,将第i通道单端数据信号的每个数据位的信号进行延时处理;
步骤4,FPGA芯片对延时处理后的第i通道单端数据信号进行串并转换,得到第i通道并行数据;
步骤5,FPGA芯片根据每个通道并行数据之间的相位关系,将每个通道并行数据进行相位对齐,得出相位对齐后的并行数据。
2.如权利要求1所述的一种实现多通道模数转换器同步的方法,其特征在于,所述步骤5的具体子步骤为:
(5.1)FPGA芯片将每个通道的并行数据转换为对应通道10进制数,然后比较每个通道10进制数的大小;若每个通道10进制数相同,则执行子步骤(5.4);否则,将数值最小的通道作为参考通道,跳转至子步骤(5.2);
(5.2)计算当前时刻其余每一个通道10进制数与参考通道10进制数的差值,若其余任一通道10进制数与参考通道10进制数的差值的绝对值大于设定阈值,则返回至子步骤(5.1);否则,根据对应通道10进制数与参考通道10进制数的差值,得出对应通道与参考通道之间的相位关系,然后,跳转至子步骤(5.3);
(5.3)根据子步骤(5.2)得出的对应通道与参考通道之间的相位关系,将对应通道的并行数据延时相应时间后输出,然后执行子步骤(5.4);
(5.4)将多通道模数转换器配置到正常工作模式,多通道模数转换器开始对输入的模拟信号进行模数转换。
3.如权利要求2所述的一种实现多通道模数转换器同步的方法,其特征在于,在子步骤(5.2)中,所述设定阈值为6至8。
4.如权利要求1所述的一种实现多通道模数转换器同步的方法,其特征在于,在步骤5之后,当FPGA芯片接收到外部触发信号时,产生对应的写时能信号,FPGA芯片根据写时能信号,对相位对齐后的并行数据进行缓存。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西安电子科技大学,未经西安电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410571383.8/1.html,转载请声明来源钻瓜专利网。