[发明专利]一种提高ASIC芯片寄存器访问可靠性的设计方法在审

专利信息
申请号: 201410774277.X 申请日: 2014-12-16
公开(公告)号: CN104462698A 公开(公告)日: 2015-03-25
发明(设计)人: 王恩东;胡雷钧;李仁刚 申请(专利权)人: 浪潮电子信息产业股份有限公司
主分类号: G06F17/50 分类号: G06F17/50
代理公司: 济南信达专利事务所有限公司 37100 代理人: 姜明
地址: 250101 山东*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 提高 asic 芯片 寄存器 访问 可靠性 设计 方法
【说明书】:

技术领域

发明涉及一种ASIC(Application Specific Integrated Circuits,专用集成电路)芯片寄存器的访问方法技术领域,特别涉及一种提高ASIC芯片寄存器访问可靠性的设计方法。

背景技术

随着集成电路设计技术的飞速发展,为了满足经济社会发展的需要,ASIC芯片的设计越来越复杂,芯片性能越来越高,众多的功能模块集成于单颗ASIC芯片中,这就为芯片内部的寄存器访问方式设计技术和寄存器访问的可靠性设计技术带来挑战。

特别是在高端计算机系统核心芯片组设计领域,芯片内部集成数十个功能模块,通过单个寄存器访问控制器访问众多的内部模块寄存器,以减少芯片的内部逻辑,以及外部访问接口,这就使寄存器访问方式的设计难度增大,另外,当寄存器访问控制器发生故障时,将导致芯片内部所有模块的寄存器访问失败,这就为寄存器访问控制器的可靠性设计带来挑战。

发明内容

为了解决现有技术的问题,本发明提供了一种提高ASIC芯片寄存器访问可靠性的设计方法,其采用ASIC芯片片内计时器控制带内复位、片外寄存器访问结果合法性分析与访问控制模块控制带外复位的方式实现寄存器访问的高可靠性,从而提高复杂大规模集成电路芯片寄存器访问可靠性。

本发明所采用的技术方案如下:

一种提高ASIC芯片寄存器访问可靠性的设计方法,包括:

A、构建寄存器访问控制环;

B、通过核心逻辑接口实现对寄存器访问控制器的带内复位;

C、片外访问控制及访问结果分析。

方法A具体是:

ASIC芯片内部各个功能模块进行寄存器串联,构建芯片的寄存器链,寄存器链与寄存器访问控制器进行输入、输出互连,构建成寄存器访问控制环的环状结构。

方法B具体是:

ASIC芯片的核心逻辑和计时器逻辑产生内部复位信号,触发寄存器访问控制器复位,即当芯片核心逻辑访问寄存器失败时,触发寄存器访问控制器复位,而计时器逻辑则通过配置计时周期的方式定时复位寄存器访问控制器。

方法C具体是:

通过片外接口访问ASIC芯片内部寄存器信息,访问结果分析模块用来分析检测访问结果的合法性,当访问结果不合法时,触发带外访问控制模块的带外复位。

本发明的一种提高ASIC芯片寄存器访问可靠性的设计方法,主要考虑功能复杂、功能模块众多的ASIC芯片结构的特点,采用芯片内部逻辑模块寄存器串联构建寄存器链,并与寄存器访问控制器输入、输出相连构建寄存器访问控制环的方式,实现单一寄存器访问控制器对众多功能模块的寄存器访问;并通过内部计时器控制寄存器访问控制器的带内复位、访问结果分析与控制模块控制寄存器访问控制器的带外复位,实现寄存器访问控制器的逻辑可靠性,并且占用的芯片逻辑资源较少。

因此采用带内带外复位相结合的方式控制寄存器访问控制环可以有效提高ASIC芯片寄存器访问的可靠性,有效提高芯片的调试效率,降低开发周期。片内寄存器及寄存器访问控制器环是指将芯片内部众多功能模块的寄存器组串联成寄存器链,并将寄存器链的首尾与寄存器访问控制器的输入输出相连,构建成寄存器访问控制环,由此实现了单一寄存器访问控制器对众多片内寄存器组的有效访问;核心逻辑接口及计时器是指可以通过该层逻辑实现对寄存器访问控制器的带内复位,包括片内的其他核心逻辑模块和计时器模块,同时片内核心逻辑模块可通过核心逻辑接口模块实现对众多寄存器的访问,当核心逻辑模块对寄存器访问控制器发起正常访问或者带内复位时,计时器停止计时,反之,开始计时,同样,当计时器发起寄存器访问控制器带内复位时,核心逻辑模块延迟其对寄存器访问控制器的任何操作;片外访问控制及访问结果分析是指通过片外的控制模块和接口实现对芯片内部寄存器的访问,并且由访问结果分析模块分析访问结果的合法性,当访问结果不合法时,发起对寄存器访问控制器的带外复位,带外复位触发核心逻辑接口对寄存器访问控制器的带内复位。

本发明提供的技术方案带来的有益效果是:

本发明的一种提高ASIC芯片寄存器访问可靠性的设计方法构建了寄存器访问控制环,采用寄存器访问控制环的方式实现了单一寄存器访问控制器对众多片内寄存器组的访问控制,实现了ASIC芯片内部访问控制器的带内复位和带外复位相结合的设计方法,实现了ASIC芯片寄存器访问的可靠性,大大降低了芯片设计和调试验证的难度和复杂度,缩短了芯片调试验证的开发周期,具有很高的技术价值。

附图说明

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于浪潮电子信息产业股份有限公司,未经浪潮电子信息产业股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201410774277.X/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top