[发明专利]FPGA芯片中多输入查找表的布局方法有效
申请号: | 201410783802.4 | 申请日: | 2014-12-16 |
公开(公告)号: | CN105760558B | 公开(公告)日: | 2019-04-09 |
发明(设计)人: | 蒋中华;黄攀;吴鑫 | 申请(专利权)人: | 京微雅格(北京)科技有限公司 |
主分类号: | G06F17/50 | 分类号: | G06F17/50 |
代理公司: | 北京亿腾知识产权代理事务所(普通合伙) 11309 | 代理人: | 陈霁 |
地址: | 100083 北京市海*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | fpga 芯片 输入 查找 布局 方法 | ||
1.一种FPGA芯片中多输入查找表的布局方法,其特征在于,所述FPGA芯片包括多个逻辑单元,每个逻辑单元包括多个n输入查找表;所述方法包括:
基于用户设计确定所述多输入查找表的输入信号位数m;其中m,n均为自然数,且m>n;
将m位输入信号中的n位,分别映射到2(m-n)个所述n输入查找表的信号输入端,将m位输入信号中的其余(m-n)位输入信号,映射到由(2(m-n)-1)个二选一选通器构成的选通模块的选通信号输入端上,用以选通模块根据所述(m-n)位输入信号选通输出所述2(m-n)个n输入查找表中的一个信号输出端的输出信号;
将所述2(m-n)个n输入查找表、所述选通模块和与所述选通模块相连接的寄存器封装为一个宏单元;
基于所述宏单元进行全局布局,确定每一个宏单元的布局区域,其中,所述确定每一个宏单元的布局区域的方法包括:在所述布局区域的一个逻辑单元中确定所述(2(m-n)-1)个二选一选通器的一个可用布局位置,根据可用布局位置,检查与(2(m-n)-1)个二选一选通器相连接的n输入查找表和寄存器的位置是否被其他逻辑占用,如果没有被其他逻辑占用,则基于所述可用布局位置,对2(m-n)个n输入查找表和所述寄存器进行布局;如果被其他逻辑占用,则在所述布局区域的一个逻辑单元中确定所述(2(m-n)-1)个二选一选通器的下一个可用布局位置,或者在所述布局区域的下一个逻辑单元中确定所述(2(m-n)-1)个二选一选通器的一个可用布局位置;
在所述布局区域内进行局部布局,确定所述宏单元内的2(m-n)个n输入查找表、(2(m-n)-1)个二选一选通器和所述寄存器的布局位置。
2.根据权利要求1所述的方法,其特征在于,所述FPGA芯片包括多个所述布局区域,每个所述布局区域包括多个所述逻辑单元;所述在所述布局区域内进行局部布局,确定所述宏单元内的2(m-n)个n输入查找表、(2(m-n)-1)个二选一选通器和所述寄存器的布局位置具体为:
对布局区域的设计进行设计规则检查DRC,确定查找表、选通器和寄存器的放置位置是否合法,将所有DRC检测合法的位置作为可用位置,然后根据每个可用位置确定最优布局位置。
3.根据权利要求1所述的方法,其特征在于,在所述基于所述可用布局位置,对所述2(m-n)个n输入查找表和所述寄存器进行布局之前,还包括:
判断所述寄存器是否满足所述逻辑单元的控制信号要求;
当所述寄存器满足所述逻辑单元的控制信号要求时,基于所述可用布局位置,对所述2(m-n)个n输入查找表和所述寄存器进行布局。
4.根据权利要求1所述的方法,其特征在于,n=4或者n=6。
5.根据权利要求1所述的方法,其特征在于,m-n≤2。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京微雅格(北京)科技有限公司,未经京微雅格(北京)科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410783802.4/1.html,转载请声明来源钻瓜专利网。