[发明专利]一种基于硬件系统的交织器/解交织器装置在审
申请号: | 201410811789.9 | 申请日: | 2014-12-23 |
公开(公告)号: | CN104461921A | 公开(公告)日: | 2015-03-25 |
发明(设计)人: | 马啸;曾慧聪 | 申请(专利权)人: | 中山大学 |
主分类号: | G06F12/02 | 分类号: | G06F12/02;H03M13/27 |
代理公司: | 广州市深研专利事务所 44229 | 代理人: | 陈雅平 |
地址: | 510275 广东*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 基于 硬件 系统 交织 装置 | ||
1.一种基于硬件系统的交织器/解交织器装置,交织深度为L=2N,N为正整数,包括:
用于实现由0至L-1逐一递增计数的计数器,有N个输出端口;
用于实现交织数据存储的数据存储器,有N个地址输入端口;
用于实现地址计算的地址选择模块,交织地址由所述地址选择模块里的地址计算器产生,所述地址选择模块有N个输入端口按顺序连接至所述计数器的N个输出端口、有N个输出端口按顺序连接至所述数据存储器的N个地址输入端口,以及一个读写控制端口,所述地址选择模块的N个输入端口和地址选择模块的N个输出端口之间有写数据模式连接方式和读数据模式连接方式并受所述读写控制端口控制;
当所述地址选择模块在所述装置作为交织器处于读数据模式或作为解交织器处于写数据模式时,所述地址计算器处在工作状态;
其特征在于:所述装置的地址计算器具有N个输入端口和N个输出端口,所述地址计算器的N个输入端口和所述地址计算器的N个输出端口之间仅通过导线、或通过导线和基本逻辑门相连接;当地址计算器处于工作状态时,所述地址计算器的N个输入端口直接连接到所述地址选择模块的N个输入端口,所述地址计算器的N个输出端口直接连接到所述地址选择模块的N个输出端口。
2.根据权利要求1所述的装置,其特征在于:所述地址计算器的N个输入端口表示为I=(i0,i1,...,iN-1),所述地址计算器的N个输出端口表示为O=(o0,o1,...,oN-1),则二者之间的关系表示为O=CI,列式表示为:
其中C为N行N列满秩的系数矩阵,C中的元素cm,n(0≤m≤N-1,0≤n≤N-1)取值为1或0,分别代表输出om与输入in有关或无关。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中山大学,未经中山大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410811789.9/1.html,转载请声明来源钻瓜专利网。