[实用新型]移位寄存器、栅极驱动电路和显示装置有效
申请号: | 201420192692.X | 申请日: | 2014-04-18 |
公开(公告)号: | CN203910231U | 公开(公告)日: | 2014-10-29 |
发明(设计)人: | 祁小敬;吴博 | 申请(专利权)人: | 京东方科技集团股份有限公司;成都京东方光电科技有限公司 |
主分类号: | G09G3/20 | 分类号: | G09G3/20;G11C19/28 |
代理公司: | 北京天昊联合知识产权代理有限公司 11112 | 代理人: | 彭瑞欣;陈源 |
地址: | 100015 *** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 移位寄存器 栅极 驱动 电路 显示装置 | ||
技术领域
本实用新型涉及显示技术领域,特别涉及移位寄存器、栅极驱动电路和显示装置。
背景技术
随着平板显示的发展,高分辨率、窄边框成为发展的潮流,而在显示面板上集成栅极驱动电路是实现高分辨率、窄边框显示最重要的解决办法。
图1为现有技术提供的移位寄存器的电路图,图2为图1所示移位寄存器内各信号的时序图,如图1所示,该移位寄存器包括:预充晶体管T100、复位晶体管T200、上拉晶体管T300、下拉晶体管400和自举电容C100,其中第一节点PU1为自举电容C100和上拉晶体管T300的栅极的连接点,STV为与预充晶体管T100的栅极连接的起始信号端输出的起始信号,RESET为复位晶体管T200的栅极连接的复位信号端输出的复位信号,OUTPUT为移位寄存器的输出端输出的信号,VGH表示高电平的电压,VGL表示低电平的电压。
a-si(非晶硅)和p-si(多晶硅)制成的薄膜晶体管为增强型薄膜晶体管,当使用增强型TFT技术制作该基本的移位寄存器电路时,图1中所示的移位寄存器可以正常工作(如图2的实线部分所示)。
近年来,氧化物薄膜晶体管作为一种非常有潜力的半导体技术,相比于p-si工艺更简单,成本更低,相比于a-si迁移率更高,因而越来越受到重视,未来很可能是各种显示面板、尤其是OLED(有机发光二极管)和柔性显示的主流背板驱动技术。然而氧化物薄膜晶体管具有耗尽型的特点,如图2中虚线部分所示,将耗尽型薄膜晶体管的氧化物薄膜晶体管直接应用于图1中所示的电路时,并不能正常工作。下面将结合附图对耗尽型薄膜晶体管造成图1所示的电路不能正常工作的原因进行详细的描述。
图3为增强型薄膜晶体管的特性曲线图,图4为耗尽型薄膜晶体管的特性曲线图,如图3和图4所示,其中在图3和图4中纵轴为薄膜晶体管漏极的电流,横轴为栅源极的电压,从图3中可以看出,当Vgs(栅源电压)电压为零时,id(漏极电流)为零,则表明增强型薄膜晶体管在栅源电压为0时完全截止;然而从图4中可以看出,当Vgs为零时,id远大于零,当Vgs为一定的负电压时,id才为零,则表明耗尽型薄膜晶体管而只有在栅源电压为一定的负值时完全截止。
当图1中的预充晶体管T100和复位晶体管T200采用耗尽型薄膜晶体管时,在上拉阶段,第一节点可以通过预充晶体管T100和复位晶体管T200进行放电,从而导致PU1点的电压下降,该移位寄存器不能正常输出,栅极驱动电路的驱动功能失效。
实用新型内容
本实用新型提供一种移位寄存器、栅极驱动电路和显示装置,可有效解决移位寄存器耗尽型薄膜晶体管时所产生的漏电问题。
为实现上述目的,本实用新型提供一种移位寄存器,包括:
预充复位模块,用于根据起始信号输入端输入的起始信号和所述复位信号输入端输入的复位信号对上拉模块进行预充或复位;
上拉模块,用于将本级移位寄存器的输出端输出的信号上拉;
第一电容,用于在上拉阶段提升所述上拉模块控制端的电压;
下拉模块,用于将本级移位寄存器的输出端输出的信号下拉;
截止模块,用于在上拉阶段断开所述预充复位模块与所述上拉模块之间的电连接;
所述预充复位模块与第一电源和第二电源连接,所述上拉模块与第一时钟信号端连接,所述第一电容的第一端与所述上拉模块的控制端连接,所述第一电容的第二端与本级移位寄存器的输出端连接,所述下拉模块与第三电源连接,所述预充复位模块、所述上拉模块和所述下拉模块连接于第一节点,所述截止模块连接在所述第一节点和所述预充复位模块之间。
可选地,所述第二电源输出第二电源信号,所述第三电源输出第三电源信号,所述第二电源信号的电压为VGL,所述第三电源信号的电压为VGL1,VGL与VGL1的满足:VGL1≤VGL。
可选地,所述截止模块包括:第九薄膜晶体管、第十薄膜晶体管、第三电容和第四电源;
所述第九薄膜晶体管的栅极与所述第四电源连接,所述第九薄膜晶体管的源极与所述预充复位模块连接,所述第九薄膜晶体管的漏极与所述第十薄膜晶体管的源极连接;
所述第十薄膜晶体管的栅极与所述第四电源连接,所述第十薄膜晶体管的源极与所述第三电容的第一端连接,所述第十薄膜晶体管的漏极与所述第一节点连接;
所述第三电容的第二端与本级移位寄存器的输出端、上一级移位寄存器的起始信号输入端或下一级移位寄存器的起始信号输入端连接;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;成都京东方光电科技有限公司,未经京东方科技集团股份有限公司;成都京东方光电科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420192692.X/2.html,转载请声明来源钻瓜专利网。