[实用新型]一种PMU测试装置有效
申请号: | 201420516264.8 | 申请日: | 2014-09-09 |
公开(公告)号: | CN204116550U | 公开(公告)日: | 2015-01-21 |
发明(设计)人: | 方盼;苏绩 | 申请(专利权)人: | 深圳安博电子有限公司 |
主分类号: | G01R31/28 | 分类号: | G01R31/28 |
代理公司: | 深圳中一专利商标事务所 44237 | 代理人: | 张全文 |
地址: | 518000 广东省深圳市龙岗区宝龙*** | 国省代码: | 广东;44 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 pmu 测试 装置 | ||
1.一种PMU测试装置,其特征在于,所述PMU测试装置包括USB转串口通信模块、主控芯片、模式选择模块及PMU测试模块;
所述USB转串口通信模块的USB接口与外部的电脑或上位机连接,所述USB转串口通信模块的数据发送端和数据接收端分别连接所述主控芯片的数据接收端和数据发送端,所述主控芯片的第一模式选择端和第二模式选择端分别连接所述模式选择模块的第一输出端和第二输出端,所述主控芯片的数模转换连接端与所述PMU测试模块中的数模转换单元连接,所述主控芯片的模数转换连接端与所述PMU测试模块中的模数转换单元连接,所述主控芯片的测试端与所述PMU测试模块中的电源测试芯片连接,所述电源测试芯片连接所述数模转换单元的电压输出端和所述模数转换单元的电流电压输入端,所述电源测试芯片通过外部的芯片连接装置与待测芯片连接;所述主控芯片的引脚数量大于100。
2.如权利要求1所述的PMU测试装置,其特征在于,所述USB转串口通信模块包括:
第一电阻、第一电容、接口通讯芯片、第二电容、晶振、第三电容、第四电容、第五电容、第二电阻、第三电阻、第四电阻以及USB接口;
所述第一电阻的第一端连接+3.3V直流电源,所述第一电阻的第二端与所述接口通讯芯片的数据接收脚相连接,且所述接口通讯芯片的数据接收脚和数据发送脚分别为所述USB转串口通信模块的数据接收端和数据发送端,所述接口通讯芯片的3.3V电压脚连接+3.3V直流电源,所述接口通讯芯片的第一地脚接地,所述接口通讯芯片的第一振荡输入脚与所述晶振的第一端共接于所述第二电容的第一端,所述接口通讯芯片的第二振荡输入脚与所述晶振的第二端共接于所述第三电容的第一端,所述第二电容的第二端与所述第三电容的第二端共接于地,所述接口通讯芯片的锁相环测试控制脚、模拟地脚、第一通用输入输出脚、第二通用输入输出脚、第二地脚以及第三地脚均与所述第四电容的第一端共接于地,所述接口通讯芯片的5V电压脚与所述第五电容的第一端共接于+5V直流电源,所述第五电容的第二端接地,所述接口通讯芯片的3.3V电压输出脚与所述第四电容的第二端共接于所述第二电阻的第一端,所述第二电阻的第二端与所述接口通讯芯片的USB数据正脚共接于所述第三电阻的第一端,所述接口通讯芯片的USB数据负脚连接所述第四电阻的第一端,所述第三电阻的第二端和所述第四电阻的第二端分别连接所述USB接口的数据正脚和数据负脚,所述USB接口的地脚接地。
3.如权利要求2所述的PMU测试装置,其特征在于,所述主控芯片200是型号为EPM1270T144C5的复杂可编程逻辑器件;所述复杂可编程逻辑器件的第九输入输出脚、第十九输入输出脚、第二十五输入输出脚、第四十六输入输出脚、第五十六输入输出脚、第六十四输入输出脚、第八十二输入输出脚、第九十输入输出脚、第一百输入输出脚、第一百一十六输入输出脚、第一百三十六输入输出脚以及第一百二十六输入输出脚共接于+3.3V直流电源,且还用于与外部的程序烧录器连接;所述复杂可编程逻辑器件的第十输入输出脚、第十七输入输出脚、第二十六输入输出脚、第四十七输入输出脚、第五十四输入输出脚、第六十五输入输出脚、第八十三输入输出脚、第九十二输入输出脚、第九十九输入输出脚、第一百一十五输入输出脚、第一百三十五输入输出脚以及第一百二十八输入输出脚共接于地,且还用于与外部的程序烧录器连接;所述复杂可编程逻辑器件的第三十三输入输出脚、第三十四输入输出脚、第三十五输入输出脚及第三十六输入输出脚也用于与外部的程序烧录器连接;所述复杂可编程逻辑器件的第十八输入输出脚接入时钟信号,所述复杂可编程逻辑器件的第一百四十三输入输出脚和第一百四十四输入输出脚分别为所述主控芯片的数据接收端和数据发送端,所述复杂可编程逻辑器件的第九十五输入输出脚和第九十六输入输出脚分别为所述主控芯片的第一模式选择端和第二模式选择端,所述复杂可编程逻辑器件的第三十七输入输出脚至第四十五输入输出脚、第四十八输入输出脚至第五十三输入输出脚、第五十五输入输出脚、第五十七输入输出脚及第五十八输入输出脚共同构成所述主控芯片的数模转换连接端,所述复杂可编程逻辑器件的第五十九输入输出脚至第六十三输入输出脚和第六十六输入输出脚至第六十八输入输出脚共同构成所述主控芯片的测试端,所述复杂可编程逻辑器件的第六十九输入输出脚至第八十一输入输出脚、第八十四输入输出脚至第八十九输入输出脚以及第九十一输入输出脚共同构成所述主控芯片的模数转换连接端。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于深圳安博电子有限公司,未经深圳安博电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201420516264.8/1.html,转载请声明来源钻瓜专利网。