[实用新型]移位寄存器单元电路、移位寄存器及显示装置有效

专利信息
申请号: 201420643199.5 申请日: 2014-10-31
公开(公告)号: CN204130146U 公开(公告)日: 2015-01-28
发明(设计)人: 王峥 申请(专利权)人: 京东方科技集团股份有限公司;北京京东方显示技术有限公司
主分类号: G09G3/36 分类号: G09G3/36;G11C19/28
代理公司: 北京路浩知识产权代理有限公司 11002 代理人: 李相雨
地址: 100015 *** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 移位寄存器 单元 电路 显示装置
【说明书】:

技术领域

实用新型涉及显示技术领域,特别涉及一种移位寄存器单元电路、移位寄存器及显示装置。 

背景技术

随着液晶显示器(LCD)技术的发展,周边电路小型化、集成化逐渐成为了市场的主流技术。其中GOA(Gate IC on Array,即将Gate IC的移位寄存器电路做在Array面板上)技术已比较成熟,且各厂商所采用的结构均不相同。使用GOA技术的好处就是节省了成本,简化了产品后端工艺流程,方便了面板纯平再在整机端机械结构上的设计。而GOA技术最大的难点在于使用寿命、尺寸以及功耗等问题。 

实用新型内容

(一)要解决的技术问题 

本实用新型要解决的技术问题是:如何降低移位寄存器单元电路的功耗。 

(二)技术方案 

为解决上述技术问题,本实用新型提供了一种移位寄存器单元电路,包括:触发信号端、第一时钟端、第二时钟端、复位端、栅极输出端、低电平端、存储电容、复位模块、第一下拉模块、第二下拉模块、充电模块和输出控制模块; 

所述充电模块连接所述触发信号端和所述存储电容,用于在所述触发信号端为高电平时为存储电容充电; 

所述输出控制模块连接所述触发信号端、第一时钟端、第二时钟端、栅极输出端及存储电容,用于在存储电容的第一端为高电平和第二时钟端为高电平时使所述栅极输出端高电平;所述存储电容第二端 连接所述栅极输出端; 

所述第一下拉模块连接第一时钟端、存储电容和低电平端,第二下拉模块连接第一下拉模块、存储电容和低电平端;所述第一下拉模块用于将所述存储电容的第二端拉至低电平,并在所述存储电容的第一端为低电平时触发所述第二下拉模块将所述存储电容两端均拉至低电平; 

所述复位模块连接所述复位端、存储电容和低电平端,用于将所述存储电容两端拉至低电平。 

其中,所述充电模块包括:第四晶体管和第五晶体管,所述第四晶体管的栅极和源极连接触发信号端,漏极连接所述存储电容的第一端,用于将所述触发信号端的高电平信号传输至所述存储电容的第一端;所述第五晶体管的栅极连接所述第一时钟端,源极连接所述存储电容的第一端,漏极连接所述触发信号端,用于在第一时钟端为高电平且触发信号端为低电平时,将所述存储电容的第一端拉至低电平。 

其中,所述输出控制模块包括:第一晶体管,所述第一晶体管的栅极连接存储电容的第一端,源极连接所述第二时钟端,漏极连接所述栅极输出端,用于在所述存储电容第一端为高电平时,将所述第二时钟端的高电平信号输出至所述栅极输出端。 

其中,所述第一下拉模块包括:第八晶体管、第九晶体管和第十晶体管;所述第二下拉模块包括:第三晶体管和第七晶体管; 

所述第九晶体管的栅极和源极连接所述第一时钟端,漏极连接所述第八晶体管的源极,所述第八晶体管的栅极连接所述存储电容的第一端,漏极连接所述低电平端,所述第十晶体管的栅极连接所述第一时钟端,源极连接所述栅极输出端,漏极连接所述低电平端;所述第三晶体管的栅极连接所述第八晶体管的源极,源极连接所述存储电容的第二端,漏极连接所述低电压端,第七晶体管的栅极连接所述第八晶体管的源极,源极连接所述低电平端,漏极连接所述存储电容的第 一端; 

所述第八晶体管和第九晶体管用于在所述存储电容的第一端为高电平时,形成从第一时钟端到低电平端的通路,或者在所述存储电容的第一端为低电平时使第八晶体管的源极变为高电平,以使所述第三晶体管和第七晶体管打开将存储电容的两端拉至低电平; 

并且第十晶体管用于在所述第一时钟端为高电平时将所述栅极输出端拉至低电平。 

其中,所述复位模块包括:第二晶体管和第六晶体管,所述第二晶体管的栅极连接所述复位端,源极连接所述低电平端,漏极连接所述存储电容的第二端,用于在复位端为高电平时将所述存储电容的第二端拉至低电平;所述第六晶体管的栅极连接所述复位端,源极连接所述存储电容的第一端,漏极连接所述低电平端,用于在复位端为高电平时将所述存储电容的第一端拉至低电平。 

本实用新型还提供了一种移位寄存器,包括级联的若干上述任一项所述的移位寄存器单元电路。 

本实用新型还提供了一种显示装置,包括上述的移位寄存器。 

(三)有益效果 

本实用新型的移位寄存器单元电路结构只包含10个薄膜晶体管(TFT),且不会随输入的脉冲信号反复的开关,从而避免了功耗损失,降低了整个电路的功耗。 

附图说明

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于京东方科技集团股份有限公司;北京京东方显示技术有限公司,未经京东方科技集团股份有限公司;北京京东方显示技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201420643199.5/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top