[实用新型]提高饱和容量的背照式图像传感器结构有效

专利信息
申请号: 201420709498.4 申请日: 2014-11-21
公开(公告)号: CN204179083U 公开(公告)日: 2015-02-25
发明(设计)人: 郭同辉;旷章曲 申请(专利权)人: 北京思比科微电子技术股份有限公司
主分类号: H01L27/146 分类号: H01L27/146
代理公司: 北京凯特来知识产权代理有限公司 11260 代理人: 郑立明;赵镇勇
地址: 100085 北京市海*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 提高 饱和 容量 背照式 图像传感器 结构
【说明书】:

技术领域

实用新型涉及一种图像传感器,特别涉及一种提高饱和容量的背照式图像传感器结构。

背景技术

图像传感器已经被广泛地应用于数码相机、移动手机、医疗器械、汽车和其他应用场合。特别是制造CMOS(互补型金属氧化物半导体)图像传感器技术的快速发展,使人们对图像传感器的输出图像品质有了更高的要求。

图像传感器从光照方式方面来分类,包括前照式和背照式两种类型。背照式图像传感器更适合制作成小尺寸芯片,以便使用于特殊用途;而小尺寸芯片,为了保持高分辨率要求,一般采用小面积像素,像素面积越小,信号电荷饱和容量就会越小。

如图1所示,为现有技术的背照式图像传感器芯片切面示意图。图1所示,包括逻辑电路区域和像素阵列区域两部分,101为像素阵列区域的半导体基体,101’为逻辑电路区域的半导体基体,102为光电二极管,103为浅槽隔离区,104为多晶硅栅,105为金属互连线,106为背面的滤光片,107为微透镜。其中,像素阵列区域的半导体基体101与逻辑电路区域的半导体基体101’相互连通,其电势为GND,GND为地电势0V。所述光电二极管102能够容纳的最大电荷量,为像素的饱和容量。图1所示像素阵列区域中的光电二极管102的势阱示意图,如图2所示。图2中,201为图1所示光电二极管102的势阱,其中Vpin为光电二极管102的完全耗尽电势,Cpd为光电二极管102的电容,Vsw1=Vpin–0V=Vpin,Vsw1为光电二极管的102的电势信号摆幅,则光电二极管102的饱和容量为势阱201的面积,即饱和容量Q1=Cpd*Vpin;由此可见,饱和容量Q1取决于光电二极管电容Cpd与完全耗尽电势Vpin的乘积。现有技术中像素的面积给定,由于生产工艺限制,则光电二极管的电容Cpd和完全耗尽电势Vpin的数值不能够随意变高,所以饱和容量Q1受到了像素面积和生产工艺限制。

图像传感器中,像素的饱和容量越高,则信号量越多,采集图像信息的能力越强,图像传感器输出的图像品质就会越高。背照式图像传感器,一般使用小面积像素,像素面积小,像素的信号饱和容量较低。因此,找到合理的方法,提高背照式图像传感器像素的饱和容量,以便提升图像传感器输出的图像品质至关重要。

实用新型内容

本实用新型的目的是提供一种高效的、高饱和容量的提高饱和容量的背照式图像传感器结构。

本实用新型的目的是通过以下技术方案实现的:

本实用新型的提高饱和容量的背照式图像传感器结构,包括置于半导体基体中的逻辑电路和像素阵列,所述像素阵列区域周围的半导体基体中设置有N型离子环,所述像素阵列区域与所述N型离子环之间设置有P型离子环。

由上述本实用新型提供的技术方案可以看出,本实用新型实施例提供的提高饱和容量的背照式图像传感器结构,由于像素阵列外围设置有N型离子环,N型离子环将像素阵列区域的半导体基体与逻辑电路区域的半导体基体隔开,两区域的半导体基体可以设置成不同的电势;由于像素阵列与N型离子环之间的P型离子环,通过外接负电势,有效提高了像素中光电二极管的势阱电势摆幅,因此,提高了像素的信号饱和容量。

附图说明

图1是现有技术的背照式图像传感器切面结构示意图。

图2是现有技术的背照式图像传感器像素的光电二极管的势阱示意图。

图3是本实用新型实施例提供的提高饱和容量的背照式图像传感器结构切面结构示意图。

图4是本实用新型实施例提供的提高饱和容量的背照式图像传感器结构的平面示意图。

图5是本实用新型实施例提供的提高饱和容量的背照式图像传感器结构的光电二极管的势阱示意图。

具体实施方式

下面将对本实用新型实施例作进一步地详细描述。

本实用新型的提高饱和容量的背照式图像传感器结构,其较佳的具体实施方式是:

包括置于半导体基体中的逻辑电路和像素阵列,所述像素阵列区域周围的半导体基体中设置有N型离子环,所述像素阵列区域与所述N型离子环之间设置有P型离子环。

所述N型离子环在半导体基体中贯穿所述半导体基体的厚度,其上表面为基体正面,下表面为基体背面,并且所述N型离子环在半导体基体中的宽度大于等于0.2um。

所述P型离子环在所述半导体基体中的深度大于等于0.2um,宽度大于等于0.2um。

所述N型离子环与所述P型离子环的距离大于等于0um。

所述半导体基体为P型半导体基体。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京思比科微电子技术股份有限公司,未经北京思比科微电子技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201420709498.4/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top