[发明专利]具有增大沟道区有效宽度的非易失性存储器单元及其制作方法有效
申请号: | 201480009411.5 | 申请日: | 2014-03-03 |
公开(公告)号: | CN105009286B | 公开(公告)日: | 2017-05-24 |
发明(设计)人: | N.杜;H.V.特兰;C.S.苏;P.滕塔苏德 | 申请(专利权)人: | 硅存储技术公司 |
主分类号: | H01L27/115 | 分类号: | H01L27/115;H01L29/66;H01L29/788;H01L29/423;H01L21/762 |
代理公司: | 中国专利代理(香港)有限公司72001 | 代理人: | 申屠伟进,王传道 |
地址: | 美国加利*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 增大 沟道 有效 宽度 非易失性存储器 单元 及其 制作方法 | ||
相关申请案
本申请要求2013年3月14日提交的美国临时申请No.61/784,556的权益,并且该美国临时申请以引用方式并入本文中。
技术领域
本发明涉及非易失性存储器装置。
背景技术
分裂栅非易失性存储器装置在本领域中是已知的。例如,美国专利7,927,994公开一种分裂栅非易失性存储器单元,该美国专利出于所有目的以引用的方式并入本文中。图1示出形成在半导体衬底12上的此类分裂栅存储器单元的例子。源极区16和漏极区14在衬底12中形成为扩散区,并且两者间限定了沟道区18。该存储器单元包括四个导电栅极:浮栅22,其设置在沟道区18的第一部分和源极区16的一部分上方并且与之绝缘;控制栅26,其设置在浮栅22上方并且与之绝缘;擦除栅24,其设置在源极区16上方并且与之绝缘;以及选择栅20,其设置在沟道区18的第二部分上方并且与之绝缘。导电触点10可被形成为电连接到漏极区14。
该存储器单元被布置成阵列,其中此类存储器单元的列被隔离区的列分开。隔离区是衬底上形成了绝缘材料的部分。熟知的隔离区形成技术是STI,其涉及向衬底的表面中形成沟槽,并且用绝缘材料(例如,二氧化硅-氧化物)填充沟槽。STI绝缘材料28的上表面通常与衬底12的表面齐平或稍微高于衬底12的表面。图2示出该存储器单元和隔离区28的常规布置方式。用于整行存储器单元的选择栅20被形成为延伸跨越多列STI绝缘材料28的单条导电线(通常称为字线)。控制栅26类似地形成为沿着该行存储器单元延伸的连续控制栅线,如同擦除栅24一样。
随着装置的几何形状不断缩小,在较低电压下操作存储器单元阵列变得越来越难。例如,降低读取电压(例如,漏极14上的正电压)会导致读取单元电流(在沟道区18中)变低,而降低选择栅电压会导致亚阈值漏电流变高。升高选择栅电压来抑制漏电流将导致抑制读取单元电流。因此,需要在不影响亚阈值泄漏的情况下改善读取操作期间的单元电流。
发明内容
本发明通过提供一种存储器装置阵列来解决上述问题和需要,所述存储器装置阵列包括半导体材料衬底以及间隔开的隔离区,所述半导体材料衬底具有第一导电类型和表面;所述间隔开的隔离区形成在衬底中,基本上彼此平行且在第一方向上延伸,在每对相邻的隔离区之间有一个有源区。每个隔离区都包括形成到衬底的表面中的沟槽以及形成在沟槽中的绝缘材料,其中绝缘材料顶表面的至少若干部分凹陷以低于衬底表面。每个有源区都包括一列存储器单元。每个存储器单元都包括:间隔开的第一区域和第二区域,这两个区域形成在衬底中并且具有不同于第一导电类型的第二导电类型,其中衬底的沟道区设置在第一区域与第二区域之间;浮栅,其设置在沟道区的第一部分上方并且与之绝缘;以及选择栅,其设置在沟道区的第二部分上方并且与之绝缘。选择栅被形成为连续字线,每一条字线各自在垂直于第一方向的第二方向上延伸并且各自形成用于每列存储器单元中的一个存储器单元的选择栅。每条字线的若干部分向下延伸到沟槽中并且在隔离区的绝缘材料上方延伸,使得每个存储器单元的字线都设置在衬底顶表面上方并与衬底顶表面绝缘,并且邻近于沟槽侧壁横向设置并与沟槽侧壁绝缘。
一种形成存储器装置阵列的方法包括:提供半导体材料衬底,该衬底具有第一导电类型和表面;以及在衬底中形成间隔开的隔离区,这些隔离区基本上彼此平行并且在第一方向上延伸,其中每对相邻隔离区之间有一个有源区。每个隔离区都通过以下步骤形成:向衬底的表面中形成沟槽,并且在沟槽中形成绝缘材料,其中绝缘材料顶表面的至少若干部分凹陷以低于衬底表面。该方法还包括在每个有源区中形成一列存储器单元,其中形成每个存储器单元包括:在衬底中形成间隔开的第一区域和第二区域,这两个区域具有不同于第一导电类型的第二导电类型,其中衬底的沟道区设置在第一区域与第二区域之间;形成位于沟道区第一部分上方并且与之绝缘的浮栅;以及形成位于沟道区的第二部分上方并且与之绝缘的选择栅。选择栅被形成为连续字线,其中每一条字线各自在垂直于第一方向的第二方向上延伸并且各自形成用于每列存储器单元中的一个存储器单元的选择栅极。每条字线的若干部分向下延伸到沟槽中并且在隔离区的绝缘材料上方延伸,使得每个存储器单元的字线都设置在衬底顶表面上方并与衬底顶表面绝缘,并且邻近于沟槽侧壁横向设置并与沟槽侧壁绝缘。
通过查看说明书、权利要求和附图,本发明的其他对象和特征将变得显而易见。
附图说明
图1是常规存储器单元的侧面横截面图。
图2是常规存储器单元阵列的透视横截面图。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于硅存储技术公司,未经硅存储技术公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201480009411.5/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L27-00 由在一个共用衬底内或其上形成的多个半导体或其他固态组件组成的器件
H01L27-01 .只包括有在一公共绝缘衬底上形成的无源薄膜或厚膜元件的器件
H01L27-02 .包括有专门适用于整流、振荡、放大或切换的半导体组件并且至少有一个电位跃变势垒或者表面势垒的;包括至少有一个跃变势垒或者表面势垒的无源集成电路单元的
H01L27-14 . 包括有对红外辐射、光、较短波长的电磁辐射或者微粒子辐射并且专门适用于把这样的辐射能转换为电能的,或适用于通过这样的辐射控制电能的半导体组件的
H01L27-15 .包括专门适用于光发射并且包括至少有一个电位跃变势垒或者表面势垒的半导体组件
H01L27-16 .包括含有或不含有不同材料结点的热电元件的;包括有热磁组件的