[发明专利]应用于AVS的关键路径拟合电路有效
申请号: | 201510047743.9 | 申请日: | 2015-01-29 |
公开(公告)号: | CN104731095B | 公开(公告)日: | 2017-06-30 |
发明(设计)人: | 罗萍;张翔;王东俊;包毅;周才强 | 申请(专利权)人: | 电子科技大学 |
主分类号: | G05D1/02 | 分类号: | G05D1/02 |
代理公司: | 成都点睛专利代理事务所(普通合伙)51232 | 代理人: | 敖欢,葛启函 |
地址: | 611731 四川省成*** | 国省代码: | 四川;51 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 应用于 avs 关键 路径 拟合 电路 | ||
1.一种应用于AVS的关键路径拟合电路,其特征在于,包括:数控振荡器单元、复位控制逻辑单元、互连线延时单元、逻辑门延时单元、任务选择器单元以及输出缓冲级单元;所述数控振荡器单元接收数字负载工作频率信号,并根据该信号产生与负载频率相同的周期振荡信号,该周期振荡信号分成两路:一路送入复位控制逻辑单元,用于每个周期对互连线延时单元与逻辑门延时单元进行复位,另一路作为输入时钟送入互连线延时单元,经过相当于实际负载互连线的延时后产生输出信号DL-wire;输出信号DL-wire作为第一逻辑门延时单元的输入,任务选择器接收数字负载工作任务控制信号,根据该控制信号选择与负载工作任务关键路径长度相一致的逻辑门延时单元,逻辑门延时单元输出的延时信号送入到任务选择器,任务选择器输出逻辑门延时信号DL-logic,得到关键路径的拟合输出,从而使总输出延时等于实际负载关键路径的延时。
2.根据权利要求1所述的应用于AVS的关键路径拟合电路,其特征在于:任务选择器输出逻辑门延时信号DL-logic经过输出缓冲级单元缓冲后,得到关键路径的拟合输出。
3.根据权利要求1所述的应用于AVS的关键路径拟合电路,其特征在于:包括依次串联的多个逻辑门延时单元。
4.根据权利要求1所述的应用于AVS的关键路径拟合电路,其特征在于:对互连线延时的拟合是针对数字负载内部各模块间进行数据传输的半全局信号线。
5.根据权利要求1所述的应用于AVS的关键路径拟合电路,其特征在于:互连线延时单元由中继器、等效互连线电阻Rmetal、等效互连线电容CMIM级联构成。
6.根据权利要求5所述的应用于AVS的关键路径拟合电路,其特征在于:所述中继器由反相器进行模拟,其放置的位置与个数与实际数字负载互连线相一致。
7.根据权利要求5所述的应用于AVS的关键路径拟合电路,其特征在于:电阻Rmetal为金属薄层电阻;电容CMIM为金属层间的MIM电容,使用静态时序分析得到数字负载互连线长度的相关信息,根据实际负载互连线的长度确定等效Rmetal与CMIM的值。
8.根据权利要求1所述的应用于AVS的关键路径拟合电路,其特征在于:逻辑门延时单元由反相器与或非门的级联结构组成。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于电子科技大学,未经电子科技大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510047743.9/1.html,转载请声明来源钻瓜专利网。