[发明专利]具有从故障保持电路到重新获得锁相的柔性过渡的装置和方法有效
申请号: | 201510047905.9 | 申请日: | 2015-01-30 |
公开(公告)号: | CN104821819B | 公开(公告)日: | 2018-11-02 |
发明(设计)人: | G·J·阿兰;J·L·福特尔 | 申请(专利权)人: | 赫梯特微波有限责任公司 |
主分类号: | H03L7/08 | 分类号: | H03L7/08 |
代理公司: | 中国国际贸易促进委员会专利商标事务所 11038 | 代理人: | 刘倜 |
地址: | 美国马*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 具有 故障 保持 电路 重新 获得 柔性 过渡 装置 方法 | ||
1.一种时钟电路,包括:
第一锁相环PLL,包含环路滤波器,其中,所述第一锁相环PLL被配置为接收输入时钟信号;
控制电路,被配置为接收一个或多个参考时钟信号并且基于所述一个或多个参考时钟信号产生输入时钟信号;
保持电路,被配置为在输出处产生保持电压;和
可变电阻器,电连接在保持电路的输出和环路滤波器的输入之间,其中所述控制电路进一步被配置为产生电阻控制信号,以控制可变电阻器的电阻,
所述控制电路被进一步配置成控制所述第一锁相环PLL到包括保持模式和相位锁定模式的多个操作模式之一,其中,所述控制电路在保持模式期间禁用所述第一锁相环PLL的反馈环路,以及其中,所述控制电路在相位锁定模式期间启用所述第一锁相环PLL的反馈环路。
2.如权利要求1所述的时钟电路,进一步包括与所述可变电阻器串联的保持开关,其中,所述控制电路被配置以在保持模式期间接通所述保持开关,并且被进一步配置以当从保持模式向相位锁定模式过渡时启用第一锁相环PLL的反馈环路,并保持所述保持开关接通。
3.如权利要求2所述的时钟电路,其中,所述控制电路进一步被配置为当从所述保持模式转变到相位锁定模式时逐渐增加可变电阻器的电阻,以提供所述保持模式和所述相位锁定模式之间的软过渡。
4.如权利要求3所述的时钟电路,其中,所述控制电路进一步被配置为在软过渡之后关断所述保持开关。
5.如权利要求1所述的时钟电路,其中,所述控制电路被配置为接收两个或更多个参考时钟信号,并且基于从所述两个或更多个参考时钟信号中选择的选中参考时钟信号产生输入时钟信号,其中所选择的参考时钟信号包括所述两个或更多个参考时钟信号的第一参考时钟信号,其中所述控制电路进一步被配置为确定所述第一参考时钟信号是否可靠,和当所述第一参考时钟信号不可靠时在保持模式操作第一锁相环PLL,其中,所述控制电路被进一步配置为在所述保持模式期间将所选择的参考时钟信号从所述第一参考时钟信号改变到第二参考时钟信号。
6.如权利要求1所述的时钟电路,其中,所述第一锁相环PLL进一步包括电荷泵和电连接在电荷泵的输出和环路滤波器的输入之间的电荷泵输出开关,其中,所述控制电路基于接通或关断电荷泵输出开关而启用或禁用所述第一锁相环PLL的反馈环路。
7.如权利要求1所述的时钟电路,其中,所述第一锁相环PLL被配置为从所述输入时钟信号生成第一输出时钟信号,其中所述时钟电路进一步包括第二锁相环PLL,所述第二锁相环PLL被配置为基于第一输出时钟信号以产生第二输出时钟信号。
8.如权利要求1所述的时钟电路,进一步包括保持开关,所述保持开关被电连接在所述保持电路的输出和所述可变电阻器之间。
9.如权利要求1所述的时钟电路,其中,所述第一锁相环PLL进一步包括:
输入分频器,被配置为接收所述输入时钟信号,并产生分频时钟信号;
相位-频率检测器(PFD),被配置为基于比较分频时钟信号和反馈时钟信号而生成多个电荷泵控制信号;
电荷泵,被配置为基于所述多个电荷泵控制信号而在输出处产生电荷泵电流;
电荷泵输出开关,电连接在电荷泵的输出和环路滤波器的输入之间;
压控振荡器,被配置为从所述环路滤波器接收调谐电压,并产生本地时钟信号;和
反馈分频器,被配置为基于所述本地时钟信号产生反馈时钟信号。
10.如权利要求1所述的时钟电路,其中,所述保持电路包括数模转换器DAC,所述数模转换器DAC被配置以产生保持电压。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于赫梯特微波有限责任公司,未经赫梯特微波有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510047905.9/1.html,转载请声明来源钻瓜专利网。