[发明专利]改善共模抑制比的装置和方法有效

专利信息
申请号: 201510083323.6 申请日: 2015-02-16
公开(公告)号: CN104852697B 公开(公告)日: 2018-05-22
发明(设计)人: 倪金华;李丹 申请(专利权)人: 亚德诺半导体集团
主分类号: H03F3/45 分类号: H03F3/45
代理公司: 中国国际贸易促进委员会专利商标事务所 11038 代理人: 秦晨
地址: 百慕大群岛(*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 改善 抑制 装置 方法
【说明书】:

发明涉及改善共模抑制比的装置和方法。在某些应用中,具有无限共模抑制比的差分放大器是理想的。然而,由于在制造中缺陷电阻的不匹配造成在差分放大器中有限共模抑制比、降低了它们的性能。本发明公开了用于改善实际差分放大器共模抑制比的装置和方法。

技术领域

本发明一般涉及电子设备,并且更具体地,涉及改善差分放大器的共模抑制比。

背景技术

在图1中所示的差分放大器106仅理想地放大电压Vip和Vin之间的差;然而,实际的差分放大器也放大共模输入电压。差分放大器的共模抑制比(CMRR)定义为差分放大器的差分增益与其共模增益的比值的性能度量。所需要的是具有改善CMRR的差分放大器。

发明内容

一个实施方案包括一种装置,其中该装置包括被配置成至少部分基于作为输入到差分放大器的差分信号的共模电压而产生偏差的第一电路;和被配置成缩放该偏差以产生可缩放的偏差并选择性地提供可缩放的偏差到该差分放大器的第一反馈路径或第二反馈路径的第一节点或第二节点以改善差分放大器的共模抑制比的第二电路。

一个实施方案包括改善差分放大器共模抑制比的电子实现方法,其中该方法包括使用至少部分基于作为输入到差分放大器的差分信号的共模电压的第一电路而产生偏差;使用第二电路缩放偏差以产生可缩放的偏差;选择性地提供可缩放的偏差到该差分放大器的第一反馈路径或第二反馈路径的第一节点或第二节点以改善差分放大器的共模抑制比。

附图说明

本文中提供的这些附图和相关描述意在说明本发明的具体实施方案并不是限制性的。

图1示出本发明实施例可以有利地用于感测关注的电流的实施方案中应用的示例。

图2示出由于具有有限的共模抑制比(CMRR)的差分放大器的输出信号的误差。

图3示出包括用于降低差分放大器的共模误差的补偿电路的实施方案。

图4示出用于降低差分放大器的共模误差的补偿电路的实施方案。

图5示出用于校准在图3中第一和第二相的补偿电路的实施方案配置的第一相。

图6示出用于校准在图3中第一和第二相的补偿电路的实施方案配置的第二相。

图7是展示补偿电路校正示例的波形曲线图。

具体实施方式

某些实施方案的以下详细描述提出了本发明的具体实施方案的各种描述。然而,本发明可以通过权利要求书以许多不同方式定义和涵盖来体现。在本说明书中,参考附图中类似的附图标记可以指示相同或功能相似的元件。

在许多情况下具有相对高的共模抑制比是有用的。例如,对于感测电流到负载它是理想的。例如,图1示出了可以在电子设备中找到的组件的布置。D类放大器104用于驱动变换器或扬声器102。然而,由于D类放大器104和开关输出的输出浮动性质,输出电流的观测相对困难。例如,如果该变换器/扬声器102发生故障时,故障应被感测以保护D类放大器104免受损坏。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于亚德诺半导体集团,未经亚德诺半导体集团许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201510083323.6/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top