[发明专利]利用生成重命名的计算机信息处理器有效
申请号: | 201510203229.X | 申请日: | 2015-04-24 |
公开(公告)号: | CN105045562A | 公开(公告)日: | 2015-11-11 |
发明(设计)人: | 索菲·威尔逊;杰弗里·巴雷特 | 申请(专利权)人: | 美国博通公司 |
主分类号: | G06F9/30 | 分类号: | G06F9/30 |
代理公司: | 北京康信知识产权代理有限责任公司 11240 | 代理人: | 田喜庆 |
地址: | 美国加利*** | 国省代码: | 美国;US |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 利用 生成 重命名 计算机信息 处理器 | ||
1.一种处理器,包括:
预约队列;
重命名器,耦接至所述预约队列并被配置为产生生成数并将所述生成数传递至所述预约队列;
寄存器,耦接至所述预约队列并被配置为存储值;
执行流水线,耦接至所述预约队列;以及
缓冲器,耦接至所述执行流水线并被配置为接收所述执行流水线的输出,并且所述缓冲器进一步耦接至所述预约队列并被配置为将所述执行流水线的输出传递至所述预约队列。
2.根据权利要求1所述的处理器,进一步包括:
小重置DHLGshare分支预测单元。
3.根据权利要求1所述的处理器,进一步包括:
加载/存储单元,被配置成为多个排队的加载指令和存储指令的每一个调度对内存的访问;
其中,所述加载/存储单元包括资源锁定电路,所述资源锁定电路被配置为防止同时调度冲突的内存操作。
4.一种处理器,包括:
指令高速缓存;
指令解码器,耦接至所述指令高速缓存;
预约队列,耦接至所述指令解码器;
寄存器,耦接至所述预约队列并被配置为存储值;
小重置DHLGshare分支预测单元,耦接至所述指令高速缓存并被配置为生成地址并将所述地址传递给所述指令高速缓存;
执行流水线,耦接至所述预约队列;
缓冲器,耦接至所述执行流水线并被配置为接收所述执行流水线的输出,并且所述缓冲器进一步耦接至所述预约队列并被配置为将所述执行流水线的输出传递至所述预约队列。
5.一种处理器,包括:
指令高速缓存;
指令解码器,耦接至所述指令高速缓存;
分支预测单元,耦接至所述指令高速缓存并被配置为生成指令地址并将所述指令地址提供至所述指令高速缓存;
寄存器文件,被耦接以接收寄存器地址;
重命名器单元,耦接至所述指令高速缓存和所述指令解码器;
多个预约队列,所述多个预约队列的每个预约队列耦接至所述寄存器文件、所述指令解码器、和所述重命名器单元;
多个执行流水线,所述多个执行流水线的每个执行流水线耦接至所述多个预约队列的相应一个预约队列,并且所述多个执行流水线的每个执行流水线被配置为从所述多个预约队列的所述相应一个预约队列接收指令和数据并且执行所述指令;
解读机构,耦接至所述多个执行流水线的每个执行流水线,并被配置为接收所述多个执行流水线的每个执行流水线的输出;
其中,响应于所述指令解码器的输出,所述寄存器文件被配置为提供在指令中指定为源的寄存器的内容;并且响应于所述指令解码器的输出,所述重命名器被配置为同时提供生成数。
6.根据权利要求5所述的处理器,其中,所述解读机构的输出耦接至所述多个执行流水线的每个执行流水线的输入,并且所述解读机构的输出进一步耦接至所述多个预约队列的每个预约队列的输入。
7.根据权利要求5所述的处理器,其中,所述多个预约队列的每个预约队列被配置为存储指令操作码、目的地寄存器地址、和目的地寄存器生成数。
8.根据权利要求5所述的处理器,其中,所述寄存器文件包括多个寄存器;并且所述重命名器单元包括用于所述多个寄存器的每一个的寄存器重命名模块。
9.根据权利要求5所述的处理器,其中,所述解读机构被配置为同时将配对的宽输出和单个宽输出放置到操作数复制网络。
10.根据权利要求5所述的处理器,进一步包括指令获取单元。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于美国博通公司,未经美国博通公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510203229.X/1.html,转载请声明来源钻瓜专利网。
- 上一篇:一种变压器的低压线圈结构
- 下一篇:一种变压器低压引线结构