[发明专利]同步逻辑电路有效
申请号: | 201510213861.2 | 申请日: | 2015-04-29 |
公开(公告)号: | CN105049003B | 公开(公告)日: | 2018-04-17 |
发明(设计)人: | 汉斯·哈尔贝施塔特 | 申请(专利权)人: | 恩智浦有限公司 |
主分类号: | H03K3/356 | 分类号: | H03K3/356 |
代理公司: | 中科专利商标代理有限责任公司11021 | 代理人: | 倪斌 |
地址: | 荷兰艾*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 同步 逻辑电路 | ||
1.一种同步逻辑电路,包括:
输入模块;
输出模块;
判决逻辑模块,连接在所述输入模块和输出模块之间,并被配置为依赖于从所述输入模块和输出模块提供的当前输入状态,向所述输出模块提供下一输出状态;
时钟模块,连接到所述输入模块和输出模块,并被配置为提供用于同步所述输入模块和输出模块的操作的时钟信号;
输入检测模块,连接到所述输入模块,并被配置为当检测到提供至所述输入模块的输入的改变时,向所述时钟模块提供使能信号,以及
输出检测模块,连接到所述输出模块,并被配置为当检测到所述输出模块所提供的输出的改变时,向所述时钟模块提供使能信号;
其中所述时钟模块被配置为当接收到来自所述输入检测模块的所述使能信号时,向所述输入模块和输出模块提供时钟信号;
其中所述时钟模块被配置为当接收到来自所述输出检测模块的所述使能信号时,向所述输入模块和输出模块提供时钟信号。
2.根据权利要求1所述的同步逻辑电路,其中所述输入检测模块被配置为比较所述输入模块的输出状态和所述输入模块的输入状态,并且当所述输入模块的输入和输出状态不相等时,向所述时钟模块提供所述使能信号。
3.根据权利要求1所述的同步逻辑电路,其中所述输出检测模块被配置为比较所述输出模块的输出状态和所述输出模块的输入状态,并且当所述输出模块的输入和输出状态不相等时,向所述时钟模块提供所述使能信号。
4.根据权利要求1或3所述的同步逻辑电路,其中所述时钟模块被配置为仅当接收到来自所述输入检测模块和输出检测模块之一或二者的使能信号时,提供时钟信号。
5.根据权利要求1-3中任一项所述的同步逻辑电路,其中所述逻辑电路被配置为作为Moore型状态机操作。
6.根据权利要求1-3中任一项所述的同步逻辑电路,其中所述逻辑电路被配置为作为Mealy型状态机操作,所述同步逻辑电路包括另一逻辑模块,所述另一逻辑模块连接到所述输出模块,并被配置为依赖于所述输出模块的输出状态和所述输入模块的输入状态来提供输出状态。
7.根据权利要求1-3中任一项所述的同步逻辑电路,其中所述输入模块和输出模块包括触发器,所述触发器被配置为当接收到时钟信号时,将输入状态传输至输出状态。
8.一种开关模式电源,包括根据前述任一项权利要求所述的同步逻辑电路,其中所述同步逻辑电路被配置为操作所述电源的开关状态。
9.一种数字通信设备,包括根据权利要求1至7任一项所述的同步逻辑电路,其中所述同步逻辑电路被配置为操作数字通信协议。
10.一种操作根据权利要求1至7任一项所述的同步逻辑电路的方法,包括以下顺序步骤:
所述输入检测模块检测提供至所述输入模块的输入的改变;
所述输入检测模块向所述时钟模块提供使能信号;
所述时钟模块向所述输入模块和输出模块提供时钟脉冲信号;
响应于所述时钟脉冲,所述输入模块和输出模块各自将输入状态传输至输出状态;
通过向所述输出模块提供下一输出状态,所述判决逻辑模块响应所述输入模块和输出模块的所述输出状态;以及
还包括以下顺序步骤:
所述输出检测模块检测所述输出模块所提供的输出的改变;
所述输出检测模块向所述时钟模块提供使能信号;
所述时钟模块向所述输入模块和输出模块提供时钟脉冲;
响应于所述时钟脉冲,所述输入模块和输出模块各自将输入状态传输至输出状态;以及
通过向所述输出模块提供下一输出状态,所述判决逻辑模块响应所述输入模块和输出模块的所述输出状态。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于恩智浦有限公司,未经恩智浦有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201510213861.2/1.html,转载请声明来源钻瓜专利网。
- 上一篇:对可充电式电池的充电方法
- 下一篇:锂离子电池加压装置